t0_ISR: //11Cycles = 550ns @ 20MHz Fclk in sreg_save, SREG //SREG Sichern in temp_isr, CNT_PORT //Aktuellen Counterport in temp1 swap temp_isr //Nibbles vertauschen subi temp_isr, -0x10 //Höheres Nibble inkrement. swap temp_isr //Nibbles zurücktauschen out CNT_PORT, temp_isr //Alles wieder ausgeben out SREG, sreg_save //SREG wiederherstellen reti