Forum: Mikrocontroller und Digitale Elektronik Taktteiler 80MHz 1:16 Low Jitter


von Luky S. (luky)


Lesenswert?

Ich bin auf der Suche nach einem IC mit dem ich einen 80MHz Takt (LVTTL, 
3,3V) im Verhältnis 1:16 runterteilen kann.
Dabei ist mir vor allem ein -soweit es mit LVTTL Signalen eben möglich 
ist - geringer Jitter des Ausgangssicnales wichtig.
Hat jemand einen Bauteilvorschlag für mich?

von Falk B. (falk)


Lesenswert?

@  Lukas Slz (luky)

>Ich bin auf der Suche nach einem IC mit dem ich einen 80MHz Takt (LVTTL,
>3,3V) im Verhältnis 1:16 runterteilen kann.

Ein 4 Bit Zähler, der LVT, VHC whatever Baureihe.

>Dabei ist mir vor allem ein -soweit es mit LVTTL Signalen eben möglich
>ist - geringer Jitter des Ausgangssicnales wichtig.

Nenn mal ein paar Zahlen.

MFg
Falk, schlaflos, aber nicht in Seattle

von aha (Gast)


Lesenswert?

Bei einem Teiler sollte der Jitter eigentlich kein Problem darstellen. 
Nebenbei... je hoeher die Grenzfrequenz des Teilers, desto kleiner der 
Jitter. Dh falls die von Falk genannte Baureihe zuwenig gut ist, und die 
zu teilende Quelle so gut wie gewuenscht ist, koennte man auch ECL 
nehmen.

von Luky S. (luky)


Lesenswert?

Ein Jitter im ps-Bereich wäre mir recht. Je weniger, desto weniger oft 
muss ich mitteln.
ECL ist keine so gute Idee weil meine Signalquelle eben LVTTL ist.

von Stefan Salewski (Gast)


Lesenswert?

@Lukas Slz
>Ein Jitter im ps-Bereich wäre mir recht.

Mir auch. Aber im Ernst: 1 ps Jitter haben gute Taktgeneratoren -- nach 
Teilung ist der Jitter in der Regel wohl wesentlich größer. (Daher gehe 
ich vom Taktgenerator direkt an die beiden ADC. Alternative wären diese 
Clock-Synthesizer -- 70 Seien Datenblatt und mehr als 1 Watt 
Energieverbrauch.)

Evtl. 74LCX74 bis 150 MHz?

@aha
>Bei einem Teiler sollte der Jitter eigentlich kein Problem darstellen.

Sicher nicht, wenn ein 12 Bit ADC mit 100MSPS dranhängt. AHA.

>Nebenbei... je hoeher die Grenzfrequenz des Teilers, desto kleiner der
>Jitter.

Leuchtet mir so spontan nicht ein -- also auch hier kein AHA-Effekt, 
sondern starke Zweifel.

von Luky S. (luky)


Lesenswert?

Bei mir hängt kein 100MSPS ADC dran, ich habe nur 80MHz Eingangssignal 
und möchte dieses auf 5 MHz runterteilen, und zwar ohne das der 
Taktteiler ein großes zusätzliches Phasenrauschen einfügt. ECL oder PECL 
kommen leider nicht in Frage da das Taktsignal eben als LVTTL Signal 
gebraucht wird und ich zum Taktteiler nicht noch 2 Pegelkonverter 
dazuschalten will.
Es kommt noch hinzu, das ich leider keine 5V zum Betrieb eines 
klassischen HCT ICs zur Verfügung habe, sondern eben nur 3,3V und die 
HC-Typen, die ab 2V laufen schaffen nichtmal 50MHz

von Stefan Salewski (Gast)


Lesenswert?

>eben nur 3,3V

Ich hatte geschrieben 74LCX -- die laufen mit 3.3 Volt.
Wie groß der Jitter wird weiß ich leider nicht genau, würde mich auch 
interessieren. Mein Tipp: 50 ps?

von Stefan Salewski (Gast)


Lesenswert?

@Lukas Slz
Übrigens, hier gibt es eine Übersicht.

http://de.wikipedia.org/wiki/Logikfamilie

Die 74ALVC74 sind nett, aber bei Digikey muss man gleich 3k abnehmen.

Bitte melde dich an um einen Beitrag zu schreiben. Anmeldung ist kostenlos und dauert nur eine Minute.
Bestehender Account
Schon ein Account bei Google/GoogleMail? Keine Anmeldung erforderlich!
Mit Google-Account einloggen
Noch kein Account? Hier anmelden.