Forum: Analoge Elektronik und Schaltungstechnik Frage zu Vorspannung/Grundlagen beim FET


von Floh (Gast)


Angehängte Dateien:

Lesenswert?

Hi,

ich habe ein allgemeines Verständnisproblem. Im Skript steht

"die automatische Gate-Source-Vorspannung basiert auf der Einfügung 
eines Source-Widerstands Rs (siehe Bild). Dabei kann auf eine weitere 
Spannungsquelle verzichtet werden. Durch die Einfügung des Widerstands 
Rs gilt: UGS=-URS"

1. Wieso ersetzt ein Widerstand an dieser Stelle eine 
Vorspannungsquelle? Kenne das nur mit einem Spannungsteiler VOR dem 
Gate.

2. Wieso ist UGS=-URS ? Wenn ich ein Masche lege, muss doch auch Rv 
berücksichtigt werden. Ich kann doch keine Masche legen die nur UGS und 
URS betrifft.

Kann mir jemand helfen?
Danke. Viele Grüße Floh

von HildeK (Gast)


Lesenswert?

>1. Wieso ersetzt ein Widerstand an dieser Stelle eine
>Vorspannungsquelle? Kenne das nur mit einem Spannungsteiler VOR dem
>Gate.
Du brauchst zum Sperren eine negative Spannung am Gate bez. Source. Ein 
Strom durch Rs hebt die Source im Potential an, so dass das Gate, das 
über den Rv an GND liegt, dieser gegenüber negativer wird.

>2. Wieso ist UGS=-URS ? Wenn ich ein Masche lege, muss doch auch Rv
>berücksichtigt werden. Ich kann doch keine Masche legen die nur UGS und
>URS betrifft.
Richtig, aber das Gate ist extrem hochohmig: es fließt kein Strom. 
Deshalb gibt es an Rv keinen Spannungsabfall.

von Floh (Gast)


Lesenswert?

Aah okay :)
Danke, jetzt ists mir schon klarer.

Viele Grüße Floh

Bitte melde dich an um einen Beitrag zu schreiben. Anmeldung ist kostenlos und dauert nur eine Minute.
Bestehender Account
Schon ein Account bei Google/GoogleMail? Keine Anmeldung erforderlich!
Mit Google-Account einloggen
Noch kein Account? Hier anmelden.