Hallo, ich möchte einige Flächen frei von Lötstopplack haben. Ich habe jetzt einfach im tstop Layer die entsprechenden Flächen mit mehreren Wires "übermalt". Lasse ich den DRC Check mit eingeschaltetem Layer tstop ablaufen bringt er mir jetzt aber einen Haufen an Fehlern. Dem Leiterplattenhersteller sollte das aber egal sein und er sollte mir die Flächen richtig freistellen oder? Gruß, Joachim
@ Joachim H. (joey911) >Ich habe jetzt einfach im tstop Layer die entsprechenden Flächen mit >mehreren Wires "übermalt". Polygon oder Rechteck wäre wahrscheinlich sinnvoller. >Lasse ich den DRC Check mit eingeschaltetem Layer tstop ablaufen bringt >er mir jetzt aber einen Haufen an Fehlern. Welche denn? Poste die mal original. MfG Falk
Vielen Dank schonmal für die schnelle Hilfe. Ok, mit Polygon / Rechteck muss ichs mal probieren. Hier mal ein Bild, Joachim
also die stopmasken machen bei mir immer fehler, ausblenden beim DRC :)
@ Joachim H. (joey911)
>Ok, mit Polygon / Rechteck muss ichs mal probieren.
Wahrscheinlich hast zu zuviel "rumgekritzelt" und Eagle meckert, weil
sich die Linien gegenseitig überlappen.
Mal in der Hilfe suchen.
MfG
Falk
Ist zwar nicht die Frage, aber du kannst dir mindestens 4 Durchkontaktierungen sparen.
Die 2 unter den Kondensatoren sehe ich.... da war "früher" mal ein anderes Bauteil... habs wohl einfach übersehen. Gut "schlimm" ists nicht, aber natürlich unnötig. Die anderen beiden seh ich grad nicht... ich nehme mal an links an dem "Rechteck" (ist ein DC-DC Wandler)? Ist jetzt sowieso nur noch interessehalber, denn ich habe die Platine gestern in Auftrag gegeben. Gruß, Joachim
Bitte melde dich an um einen Beitrag zu schreiben. Anmeldung ist kostenlos und dauert nur eine Minute.
Bestehender Account
Schon ein Account bei Google/GoogleMail? Keine Anmeldung erforderlich!
Mit Google-Account einloggen
Mit Google-Account einloggen
Noch kein Account? Hier anmelden.