Hallo, ich versuche gerade die Register eines SI570 Bausteines zu programmieren um eine bestimmte Clock zu erhalten. Es gibt dazu ein Beispielprogramm von Xilinx, in dem aber leider der Takt nicht zu den UserClock Ausgängen gelegt wird: http://www.xilinx.com/support/documentation/boards_and_kits/virtex-7/vc707-si570-prog-pdf-xtp190-14.3.pdf Ich habe nun bei dem beigelegten ISE Projekt versucht, die Verbindung herzustellen. Das funktioniert auch, aber die serielle Verbindung via UART geht mit dieser bit file nicht. Also muss ich jetzt eine bit file draufspielen um die Register zu belegen und eine zweite, um die Verbindung zum Ausgang herzustellen. Weiß jemand Rat ? Allgemeine Frage zu der UART Verbindung: Wieso wird eine UART auf der .udf file nicht eingebunden ? Es ist ein IP Core von SDK. Danke im Vorraus, Tobias
Bitte melde dich an um einen Beitrag zu schreiben. Anmeldung ist kostenlos und dauert nur eine Minute.
Bestehender Account
Schon ein Account bei Google/GoogleMail? Keine Anmeldung erforderlich!
Mit Google-Account einloggen
Mit Google-Account einloggen
Noch kein Account? Hier anmelden.