<?xml version="1.0"?>
<feed xmlns="http://www.w3.org/2005/Atom" xml:lang="de">
	<id>https://www.mikrocontroller.net/api.php?action=feedcontributions&amp;feedformat=atom&amp;user=193.1.104.8</id>
	<title>Mikrocontroller.net - Benutzerbeiträge [de]</title>
	<link rel="self" type="application/atom+xml" href="https://www.mikrocontroller.net/api.php?action=feedcontributions&amp;feedformat=atom&amp;user=193.1.104.8"/>
	<link rel="alternate" type="text/html" href="https://www.mikrocontroller.net/articles/Spezial:Beitr%C3%A4ge/193.1.104.8"/>
	<updated>2026-04-11T03:16:41Z</updated>
	<subtitle>Benutzerbeiträge</subtitle>
	<generator>MediaWiki 1.39.7</generator>
	<entry>
		<id>https://www.mikrocontroller.net/index.php?title=ModelSim&amp;diff=31550</id>
		<title>ModelSim</title>
		<link rel="alternate" type="text/html" href="https://www.mikrocontroller.net/index.php?title=ModelSim&amp;diff=31550"/>
		<updated>2008-09-29T17:23:33Z</updated>

		<summary type="html">&lt;p&gt;193.1.104.8: &lt;/p&gt;
&lt;hr /&gt;
&lt;div&gt;=Beschreibung=&lt;br /&gt;
Modelsim ist eine mächtige Simulationsumgebung für [[Hardwarebeschreibungssprachen|HDL]]s. Diese erlaubt die taktsynchrone oder timinggenaue Simulation von digitalen Logikelementen. Anders, als reine Logiksimulatoren erlaubt Modelsim auch das Berechnen und Darstellen von Analogwerten, da Integer und Dezimaltypen intern als normale Variablen (Real) gehandhabt werden. Somit lassen sich auch analoge Modelle verwenden, wennman sie zuvor in eine gerasterte digitale Darstellung (Signalbus oder Integer) überführt.&lt;br /&gt;
&lt;br /&gt;
=Versionen=&lt;br /&gt;
==Kommerzielle Versionen ==&lt;br /&gt;
Derzeit werden folgende Versionen von ModelTech vertrieben:&lt;br /&gt;
* ModelSim SE (Special Edition)&lt;br /&gt;
* ModelSim LE (Linux Edition) &lt;br /&gt;
* ModelSim PE (Personal Editon)&lt;br /&gt;
* ModelSim Designer&lt;br /&gt;
&lt;br /&gt;
SE ist dabei die leistungsfähigste Version und auch für Unix sowie 64bit-Systeme verfügbar. Die Linux Edition (LE) kann kein VHDL (nur Verilog HDL, 07/2008) und die Personal Edition arbeitet nur mit 40% der Geschwindigkeit von SE und enthält z.B. keinen Optimizer (vopt). Der Designer entspricht ungefähr der PE-Version und besitzt die Möglichkeit VHDL per Schaltplan zu erzeugen.&lt;br /&gt;
&lt;br /&gt;
Vergleichen lassen sich die Versionen direkt auf der [http://www.model.com/products/products_comparison.asp ModelTech-Seite]. Zu Einschränkungen/ Geschwindigkeit der Xilinx Edition (XE) bzw. XE Starter siehe auch folgenden [http://www.mikrocontroller.net/topic/58551#454480 Forumsbeitrag].&lt;br /&gt;
&lt;br /&gt;
==Freie Versionen ==&lt;br /&gt;
Eine kostenlose Simulationsumgebung für Xilinx Bausteine ist z.B. im ISE WebPack als ModelSim XE III Starter enthalten, das kostenlos bei [http://www.xilinx.com Xilinx] erhältlich ist. Sie simuliert bei mehr als 10000 Codezeilen nur noch mit geringerer Geschwindigkeit (siehe [http://www.xilinx.com/support/answers/8078.htm Xilinx-Answer Record]). Für die Alteraumgebung, gibt es mittlerweile ebenfalls eine kostenlose &amp;quot;Altera Web Edition&amp;quot;.&lt;br /&gt;
&lt;br /&gt;
=Tips und Tricks=&lt;br /&gt;
==Unter Modelsim XE Altera Bauteile simulieren==&lt;br /&gt;
Für die Simulation Altera-spezifischer Bausteine wie BRAM, DDR, IOs, PLL werden die Libraries von Altera benötigt, die eingebunden werden müssen.&lt;br /&gt;
&lt;br /&gt;
Dazu die Modelsim Altera Version downloaden und installieren, das Verzeichnis Modelsim ae/altera nach modelsim xe/altera kopieren und die INI-Datei im Modelsim_xe verzeichnis folgendermassen erweitern:&lt;br /&gt;
&lt;br /&gt;
[Library]&lt;br /&gt;
*std = $MODEL_TECH/../std  &lt;br /&gt;
*ieee = $MODEL_TECH/../ieee&lt;br /&gt;
*verilog = $MODEL_TECH/../verilog&lt;br /&gt;
*vital2000 = $MODEL_TECH/../vital2000&lt;br /&gt;
*std_developerskit = $MODEL_TECH/../std_developerskit&lt;br /&gt;
*synopsys = $MODEL_TECH/../synopsys&lt;br /&gt;
*modelsim_lib = $MODEL_TECH/../modelsim_lib&lt;br /&gt;
*lpm = $MODEL_TECH/../altera/vhdl/220model&lt;br /&gt;
*alt_vtl = $MODEL_TECH/../altera/vhdl/alt_vtl&lt;br /&gt;
*altera_mf = $MODEL_TECH/../altera/vhdl/altera_mf&lt;br /&gt;
*altgxb = $MODEL_TECH/../altera/vhdl/altgxb&lt;br /&gt;
*cyclone = $MODEL_TECH/../altera/vhdl/cyclone&lt;br /&gt;
*sgate = $MODEL_TECH/../altera/vhdl/sgate&lt;br /&gt;
&lt;br /&gt;
Modelsim_xe starten, die neu hinzugekommenen Libraries rekompilieren&lt;br /&gt;
&lt;br /&gt;
==Farben==&lt;br /&gt;
===Schriftfarbe beim Waveform Print Postscript ändern===&lt;br /&gt;
Bsp Schwarz in der .ps Datei 0.5 0.5 0.5 durch 0.0 0.0 0.0 ersetzen.&lt;br /&gt;
&lt;br /&gt;
===Waveform===&lt;br /&gt;
Viele wissen nicht, daß man sowohl den Namen als auch den Graphen eines Signales einfärben kann. (Eigenschaften). So wird die Darstellung erheblich verbessert.&lt;br /&gt;
&lt;br /&gt;
[[Category:FPGA und Co]]&lt;br /&gt;
&lt;br /&gt;
==Simulation von Speicherinhalten von Quartus unter Modelsim==&lt;br /&gt;
Der Inhalt des Speichers muss im Intel hex Format vorliegen.&lt;br /&gt;
Falls dies nicht der Fall ist müssen folgende Schritte durchgeführt werden:&lt;br /&gt;
* Quartus öffnen&lt;br /&gt;
* Speicher Datei öffnen (mif)&lt;br /&gt;
* Datei/speichern unter.. &lt;br /&gt;
** hex als Dateiendung wählen&lt;br /&gt;
* Hinweis: Dateiname und Endung immer klein schreiben!!!&lt;br /&gt;
&lt;br /&gt;
Im Design muss noch die File Endung von mif in hex geändert werden.&lt;br /&gt;
* init_file =&amp;gt; &amp;quot;prog.hex&amp;quot;&lt;br /&gt;
&lt;br /&gt;
Hinweis:&lt;br /&gt;
Der Speicherinhalt kann unter View/debug/memory angeschaut werden.&lt;/div&gt;</summary>
		<author><name>193.1.104.8</name></author>
	</entry>
</feed>