<?xml version="1.0"?>
<feed xmlns="http://www.w3.org/2005/Atom" xml:lang="de">
	<id>https://www.mikrocontroller.net/api.php?action=feedcontributions&amp;feedformat=atom&amp;user=217.228.25.57</id>
	<title>Mikrocontroller.net - Benutzerbeiträge [de]</title>
	<link rel="self" type="application/atom+xml" href="https://www.mikrocontroller.net/api.php?action=feedcontributions&amp;feedformat=atom&amp;user=217.228.25.57"/>
	<link rel="alternate" type="text/html" href="https://www.mikrocontroller.net/articles/Spezial:Beitr%C3%A4ge/217.228.25.57"/>
	<updated>2026-04-10T23:39:58Z</updated>
	<subtitle>Benutzerbeiträge</subtitle>
	<generator>MediaWiki 1.39.7</generator>
	<entry>
		<id>https://www.mikrocontroller.net/index.php?title=X86&amp;diff=14333</id>
		<title>X86</title>
		<link rel="alternate" type="text/html" href="https://www.mikrocontroller.net/index.php?title=X86&amp;diff=14333"/>
		<updated>2004-07-14T16:00:15Z</updated>

		<summary type="html">&lt;p&gt;217.228.25.57: Hinweis auf andere IA64 Architektur.&lt;/p&gt;
&lt;hr /&gt;
&lt;div&gt;Die im PC-Bereich am weitesten verbreitete Prozessor-Architektur.&lt;br /&gt;
&lt;br /&gt;
Ursprung war der 8086 von [[Intel]]. Die Architektur des 8086 wurde dann nach und nach erweitert.&lt;br /&gt;
Einige der wichtigsten Neuerungen:&lt;br /&gt;
&lt;br /&gt;
{|&lt;br /&gt;
|&#039;&#039;&#039;80286&#039;&#039;&#039; ||Supervisor und User-Mode. Zugriff auf Speichersegmente im User-Mode begrenzt.&lt;br /&gt;
|-&lt;br /&gt;
|&#039;&#039;&#039;80386&#039;&#039;&#039; ||Erweiterung der Architektur auf 32-Bit, Prozessor hatte jetzt eine [[MMU]], Pipelinearchitektur&lt;br /&gt;
|-&lt;br /&gt;
|&#039;&#039;&#039;80486&#039;&#039;&#039; ||Erweiterung der Pipeline, [[FPU]] jetzt auf dem Chip und nicht mehr als Coprozessor&lt;br /&gt;
|-&lt;br /&gt;
|&#039;&#039;&#039;80586 (aka Pentium)&#039;&#039;&#039; ||2-Wege superskalar, d.h. der Prozessor kann theoretisch pro Takt zwei Instruktionen ausführen, längere Pipeline&lt;br /&gt;
|-&lt;br /&gt;
|&#039;&#039;&#039;Pentium MMX&#039;&#039;&#039; ||Neue Befehle und Register um mit Multimediadaten besser umgehen zu können&lt;br /&gt;
|-&lt;br /&gt;
|&#039;&#039;&#039;Pentium II&#039;&#039;&#039; ||3-Wege superskalar, länger Pipeline&lt;br /&gt;
|-&lt;br /&gt;
|&#039;&#039;&#039;Pentium IV&#039;&#039;&#039; ||[[µOP]]&#039;s statt der eigentlichen Befehle im 1st-Level Cache, länger Pipeline, architekturbedingt höherer Takt möglich, neue Befehle&lt;br /&gt;
|-&lt;br /&gt;
|&#039;&#039;&#039;AMD64&#039;&#039;&#039; ||64-Bit Erweiterung des x86 Designs, mehr Register, mitlerweile von Intel in Lizenz genommen&lt;br /&gt;
|}&lt;br /&gt;
&lt;br /&gt;
Abwärts-Kompatibilität der Prozessoren war bei der Entwicklung immer Bedingung. Anwendungen die auch schon auf dem 8086 liefen laufen auch auf den modernsten Prozessoren dieser Architektur. Diese Kompatibilität hat natürlich auch den ein oder anderen Nachteil mitgeschleppt wie etwa das berüchtigte A20-Gate.&lt;br /&gt;
&lt;br /&gt;
Zuweilen auch anzutreffen unter dem Namen &#039;&#039;IA32&#039;&#039; (Intel Architektur mit 32 bit Wortbreite).  Dies würde dann alle Prozessoren ab 80386 aufwärts (außer AMD64) umfassen.  Das Gegenstück wäre [[IA64]] (Itanium), wobei dies eine völlig andere Architektur als x86 ist und nur über eine zusätzliche Hardware im Prozessor kompatibel zu x86 bleibt. Diese Zusatzhardware macht die Ausführung von x86 Hardware auf [[IA64]] allerdings reichlich langsam.&lt;/div&gt;</summary>
		<author><name>217.228.25.57</name></author>
	</entry>
</feed>