| Kategorie           | Problem                                                                             | Beschreibung                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                 | Funktion                                   | Handling                    | Skalierung                                           | Kommentar                                                                     |
|---------------------|-------------------------------------------------------------------------------------|------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|--------------------------------------------|-----------------------------|------------------------------------------------------|-------------------------------------------------------------------------------|
| Arbeits-<br>technik | Grafische<br>Eingabe keine<br>wirkliche<br>Unterstützung                            | Matlab unterstützt mit dem Blockset nicht wirklich die Generation von VHDL sondern bietet nur die Möglichkeit, dies grafisch zu erledigen. Grundsätzliche Themen des timing und der Verschaltung bleiben unverändert bestehen. Das Ganze wird allerdings umständlicher, naturgemäß aufwändiger und es entsteht - anders, als man dies vermuten könnte - auch keineswegs automatisch mehr Übersicht.                                                                                                                                                                                                                          | Nur auf den<br>ersten Blick<br>"einfacher" | zusätzlicher<br>Aufwand     | einfaches<br>Skalieren eines<br>Designs<br>erschwert | Grundsätzlich hinter-<br>fragenswert                                          |
| Arbeits-<br>technik | Enge Kopplung<br>der Darstellung<br>und der<br>Realisation u.U.<br>kontra-produktiv | Der direkte Zusammenhang zwischen Grafik und Realisation führt dazu, dass alle Einzelheiten erst peinlichst genau spezifiziert werden müssen, damit das Design komplett funktionieren kann. Damit ist es a) nicht möglich, ein Design teilweise laufen zu lassen, während man es an einem anderen Teil weiterbaut, b) schwierig ein Zwischenergebnis zu bilden oder zu liefern, da erst Fehlstellen im Design ausgeheilt werden müssen. Es ist auch schwierig, komplexe Verzweigungen in einem Design mit minimalem Aufwand zu spezifizieren, oder durch eine andere Person, als den Designer selbst spezifizieren zu lassen |                                            | starr und<br>pragmatisch    | u.U. erschwert                                       | Ansichtssache, wirkst<br>sich je nach Aufgabe<br>verschieden aus              |
| Arbeits-<br>technik | Teamwork stark erschwert                                                            | Grafische Tools erschweren generell das Team work. Grafische Sourcefiles lassen sind schwer bis gar nicht gleichzeitig bearbeiten oder pflegen. Damit wird z.B. auch die Verwaltung teilkonsistenter Designs und die Rückspeisung von Informationen schwieriger und aufwändiger.                                                                                                                                                                                                                                                                                                                                             | Echtes<br>Teamwork<br>unmöglich            | Erschwernis                 | Erschwernis,<br>Mehraufwand                          | nicht überall einsetzbar                                                      |
| Arbeits-<br>technik | Paralleles<br>Arbeiten<br>verhindert                                                | Während einer laufenden Simulation oder Synthese kann nicht am Design weitergearbeitet werden. Selbst kleine grafische Änderungen werden teilweise nicht angenommen. Es müsste erst eine manuelle Kopie des Desings erzeugt-, mit MATLAB geladen und gestartet werden, um Simulieren UND Arbeiten zu können. Dabei wäre es wichtig, bereits während einer Simulation die ersten Ergebnisse in Änderungen einfließen zu lassen.                                                                                                                                                                                               | starke<br>Einschränkung                    | Erschwernis,<br>Mehraufwand | gar nicht dran zu<br>denken                          | Mehr Freizeit für den<br>Designer :-)                                         |
| Arbeits-<br>technik | Derivat-<br>Verwaltung<br>erschwert                                                 | Grafische Tools bieten durchaus grundsätzlich die Möglichkeit der Erzeugung und Verwaltung von Derivaten und haben hier sogar Vorteile gegenüber dem manuellen handling - sofern geeignete Projektverwaltung implementiert ist. Die grafischen Sourcefiles / Editor bieten hier aber - anders, als z.B. der HDL-Design - keine Unterstützung an. Damit wird z.B. die Entwicklung und Verwaltung teilkonsistenter Derivate durch / mit Kollegen schwieriger bis unmöglich.                                                                                                                                                    | Funktion nicht<br>vorhanden                | Erschwernis,<br>Mehraufwand | gar nicht dran zu<br>denken                          | Zurück in die Steinzeit<br>der EDA                                            |
| Arbeits-<br>technik | Versionierung<br>erschwert                                                          | Grafische Tools ohne zusätzlich aufgesetzte Dateiverwaltung erschweren generell die Generation und Verwaltung von Softwareversionen. Grafische Sourcefiles sind schwerer bis gar nicht automatisch zu versionieren und im Zuge von Quervergleichen auf Änderungen hin untersuchbar. In Matlab/Simulink fehlt eine entsprechende Funktion völlig - obwohl sie grundsätzlich implementierbar wäre und angesichts der heute bestehenden Anforderungen an Design und Dokumentation auch dringend notwendig ist.                                                                                                                  | Funktion nicht<br>vorhanden                | Erschwernis,<br>Mehraufwand | gar nicht dran zu<br>denken                          | Ein k.o Kriterium<br>überall dort, wo Version<br>management betrieben<br>wird |
| Konzept             | Records nicht<br>nutzbar                                                            | Die in VHDL häufig verwendete Funktion der Records ist in Simulink nicht verfügbar.  Damit werden designs unübersichtlich, es besteht ein großer Mehraufwand bei  Portierung und eine Skalierung ist unmöglich.                                                                                                                                                                                                                                                                                                                                                                                                              | nicht vorhanden                            | zusätzlicher<br>Aufwand     | einfaches<br>Skalieren eines<br>Design erschwert     | Verhindert sicheres<br>Handling großer<br>Designs                             |

| Konzept | Generics kaum<br>nutzbar                               | Die in VHDL standardmäßig verwendete Funktion der Generics ist in Simulink nicht konsistent nutzbar. Dadurch werden designs statisch, es besteht ein Mehraufwand bei der Portierung und eine Skalierung wird sehr viel aufwändiger.                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                           | nicht vorhanden                | zusätzlicher<br>Aufwand                                                                                          | Durchgängiges<br>Skalieren eines<br>Design<br>unmöglich                            | Eine vollkommen<br>unakzeptable und<br>massive<br>Einschränkung!                                                                |
|---------|--------------------------------------------------------|---------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|--------------------------------|------------------------------------------------------------------------------------------------------------------|------------------------------------------------------------------------------------|---------------------------------------------------------------------------------------------------------------------------------|
| Konzept | Counter haben indirekten Takt                          | Counter laufen ohne echten Takt. Sie müssen über eine virtuelle Periode parametriert werden, was bei krummen Frequenzen zu Diskrepanzen im Laufverhalten führen kann und es ferner nötig macht, den Counter jedesmals anzufassen, wenn die Taktfrequenz geändert wird.                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                        | Problem                        | Hindernis                                                                                                        | automatisch<br>Skalierung wird<br>dadurch<br>unterbrochen                          | ein überdenkenswertes<br>Konzept                                                                                                |
| Konzept | Konstanten<br>müssen manuell<br>parametriert<br>werden | Die Dimension von Variablen / Konstanten muss z.B. bei Komparatoren manuell angepasst werden, damit das Design simuliert, anstatt dass sie automatisch von MATLAB berechnet werden, was deterministisch möglich ist. Durch diese ausdrückliche Festlegung wiederum wird bei einer durchgängigen Änderung von Signalen ein erneutes Anfassen des blocks nötig.                                                                                                                                                                                                                                                                                                                                                                                                                                                 | mögliche<br>Fehlerquelle       | Erschwernis,<br>Mehraufwand                                                                                      | automatisch<br>Skalierung wird<br>dadurch<br>unterbrochen                          | vollkommen unnötig<br>und widersinnig                                                                                           |
| Konzept | Daten-IO-<br>müssen manuell<br>parametriert<br>werden  | Die virtuellen Ports sowie die realen Schnittstellen zu Core-Elementen müssen bezüglich der Dateninterpretation manuell parametriert werden. Die im Design erforderliche Genauigkeit wird nicht von MATLAB durch das design durchgetrieben, sondern muss wie in VHDL auch punktuell definiert und verifiziert werden. Dabei ist Simulink aber nicht durchgängig: Einige Blöcke verarbeiten die Interpretation, andere nicht. Dies führt dazu, dass künstliche und z.T. unsinnige Interpretationen entstehen - bzw. aufgesetzt werden müssen, um Module überhaupt aneinander anschließen und verbinden zu können. Viele eigentlich simple Aktionen erfordern so sehr viele zusätzliche Eingaben, die in VHDL gar nicht benötigt würden. Die Designeingabe dauert länger und wird sehr schnell unübersichtlich. | Problem                        | zusätzlicher<br>Aufwand, die<br>Funktion der<br>"Schaltung" wird<br>weniger gut<br>erkennbar, statt<br>evidenter | Im Falle<br>manueller<br>Interpretationen<br>wird Skalierung<br>unterbrochen       | Der Designer muss<br>Simulink beim Rechnen<br>helfen, statt umgekehrt.<br>Das gesamte Konzept<br>wird auf den Kopf<br>gestellt! |
| Konzept | per Hand                                               | Um Signale, welche aus unterschiedlichen Zeitebenen stammen mit einander verrechnen zu können, muss das durch die blocksets entstandene Delay manuell korrigiert werden, obwohl es aus den Cores bekannt ist, sein müsste. Dieser Schritt wäre leicht automatisierbar. Durch die manuelle Einstellung der Delays müssen Änderungen unter Umständen kettenförmig durch das Design durchgetrieben werden. In VHDL erfolgt eine derartige Anpassung durch Zeilenverschieben in getaktete Prozesse oder parametrierte Synthese von Delay FFs.                                                                                                                                                                                                                                                                     | mögliche<br>Fehlerquelle       | zusätzlicher<br>Design-Aufwand                                                                                   | nicht<br>automatisch<br>erzeugt und auch<br>nicht durch<br>Berechung<br>skalierbar | Dies wäre das<br>EIGENTLICHE Ziel der<br>Übersetzung von<br>MATLAB in VHDL                                                      |
| Konzept | Darstellung der<br>Simulink-Werte<br>ungeschickt       | Die simulierten Werte werden in Simulink-Scopes nicht kontinuierlich dargestellt. Ein repaint nach verlorenem Windows-Fokus führt zu einer Ausschnittdarstellung. Erst nach dem Ende der Simulation ist das komplette Bild verfügbar. Die Bedienung der Scroll - und Zoomfunktionen ist mangelhaft                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                            | Ent-schleunigte<br>Entwicklung | umständliche<br>Bedienbarkeit                                                                                    |                                                                                    | Angeblich soll es doch<br>einfacher sein, als mit<br>ModelSIM :-)                                                               |
| Konzept | Darstellung<br>Wavescope-<br>Werte<br>ungeschickt      | Werte werden im WAVE SCOPE nicht kontinuierlich dargestellt, sondern erst nachdem die Simulation durchgelaufen ist oder abgebrochen wurde. Die Bedienung der Scroll - und Zoomfunktionen ist eine Katastrophe                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                 | Ent-schleunigte<br>Entwicklung | Sehr schlechte<br>Bedienbarkeit                                                                                  |                                                                                    | WAVE-SCOPE ist die übelste Komponente insgesamt!!                                                                               |
| Konzept | Einfacher<br>Counter<br>erfordert<br>Speziallizenz     | Einfache binäre counter sind nicht nutzbar, da die Benutzung eines anderen Counters als 16 Bit eine spezielle "fixed point Lizenz" erfordert - die nicht verfügbar ist. Ein simples Durchtakten eines einfachen RAMs erfordert daher z.B. einen aufwändigen Zeichenkonstrukt, statt einer einzigen VHDLZeile.                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                 | Funktion nicht<br>verfügbar    | workaround nötig                                                                                                 |                                                                                    | ein Witz!                                                                                                                       |

| Realisation | Latenz in Cores<br>verhindert<br>Simulation                   | Aus einigen Cores kommen infolge von pipelining und Latenz zu Beginn einer Simulation naturgemäß unbekannte Werte. Diese werden von Simulink unterschiedlich interpretiert und gehandelt. Teilweise ist das tool nicht in der Lage, damit umzugehen und simuliert nicht, weil nachgeschaltete Einheiten keine vernünftigen Werte bekommen. Dies führt bereits beim check der Simulation zu einem Fehler und der Unmöglichkeit, zu simulieren. Damit tut die Simulation nicht, was sie eigentlich sollte: Die Information über Existenz sowie die Dauer dieser Latenz präzise nach Außen darstellen. Es müssen daher zusätzliche Komponenten nachgeschaltet werden, die zum startup den "U"-Datenstrom unterdrücken, damit die Schaltung simulieren kann, auch wenn dies real nicht von Nöten wäre. | Problem                  | zusätzlicher<br>Aufwand              | Unterbrochen | Typisches Problem solcher tools. Die Simulation sollte einfach laufen und "unknown" zeigen.                                                                                    |
|-------------|---------------------------------------------------------------|----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|--------------------------|--------------------------------------|--------------|--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| Realisation | Blockmodule<br>komplex und<br>versteckt<br>parametriert       | Viele Funktionen wie Addierer, Multiplizieren oder allgemeine mathematische Blöcke müssen sehr aufwändig parametriert werden, um simple Funktionen zu erzielen. So muss z.B. die allgemeine "math-Funktion" als EXP, SART o.ä. spezifiziert werden. Die genaue Funktion ist ihnen jedoch im grafischen Design oft nicht anzusehen. Daher müssen zusätzliche Kommentare eingefügt werden, um die Funktion zu beschreiben. Der Anspruch, das Design durch Grafik lesbarer zu machen, wird völlig konterkariert.                                                                                                                                                                                                                                                                                      | mögliche<br>Fehlerquelle | zusätzlicher<br>Aufwand              | Unterbrochen | Die Übersicht und<br>Lesbarkeit des Designs<br>wird damit nicht besser,<br>sondern schlechter!                                                                                 |
| Realisation | embedded<br>VHDL wrapper<br>umständlich und<br>statisch       | Um eingebettetes VHDL im Design nutzen zu können, muss es umständlich eingefasst werden. Der dazu zu erstellende Wrapper wird nicht immer automatisch erzeugt, hat teilweise Fehler und bedarf oft der Nacharbeit. Die Portdeklaration ist bezüglich der Vektoren nicht konsistent (einmal std_logic, ein anderes mal std_logic_vector), bezieht sich zudem auf veraltete Synopsis-Bibliotheken und ist nicht ausreichend sprachtolerant. (VHDL-Standard > 2002). Problem: Sobald z.B. die Portbreite im Design geändert wird, muss der Wrapper manuell angefasst werden. Unterkomponenten müssen per Hand angegeben werden, statt sie dem design zu entnehmen, generics werden unvollständig und falsch gehandhabt.                                                                               | Einschränkung            |                                      | Unterbrochen | Es ist nicht einsehbar,<br>dass ein Tool, welches<br>vorgibt, aus einfacher<br>Mathematik VHDL<br>erzeugen zu können,<br>hier nicht ohne Hilfen<br>durch den User<br>klarkommt |
| Realisation | Mathematisches<br>Abbild und<br>VHDL Core<br>nicht konsistent | Das von Simulink während der Simulation auf dem PC genutzte Modell mancher Blocksets stimmt nicht bitgenau mit dem überein, was hinterher in VHDL oder als CORE-Parameter realisiert wird. Dies führt sowohl zu scheinbar funktionierenden Designs die, später versagen, wie auch zu scheinbar nicht funktionierenden Designs, die lauffähig sind.                                                                                                                                                                                                                                                                                                                                                                                                                                                 | Problem                  | fatal error!                         |              | dies konterkariert die<br>Vorgehensweise, M/S<br>zu nutzen in<br>vollkommenster Weise                                                                                          |
| Realisation | BitGen-<br>Timingannahme<br>nicht<br>aussagefähig             | Wird, wie in den meisten Fällen, kein vollständiges VHDL-Design angelegt, sondern nur eine Art drop-in des algorithmischen Teils erzeugt, welches in einem größeren Design eingefasst werden soll, wie z.B. mehrere Instanzen einer Recheneinheit, so versagt die vom SysGen erzeugte Timingvorhersage mangels ausreichender Isolation (IO-FFs zu den Ports) von einem potenziellen Restdesign. Das spätere Delay wird automatisch immer überschätzt.                                                                                                                                                                                                                                                                                                                                              | Funktion nutzlos         | zusätzlicher<br>Synthese-<br>Aufwand |              | Eine recht peinliche<br>Schwäche. Gerade ein<br>FPGA Hersteller sollte<br>um diesen Effekt<br>wissen.                                                                          |

| Realisation | Pipelining-<br>Annahme nicht<br>aussagefähig                  | Die Funktion "check pipelining", die anhand der Zielfrequenz die nötigen FFs nach einer Unit abschätzen will, arbeitet unzuverlässig. Das Delay wird in Einzelfällen unterschätzt. Zwar wird das lokale Element möglicherweise richtig eingeschätzt, in Verbindung mit Restdesign um das Simulink-Design herum, treten aber timing-Probleme auf.                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                        | Funktion nutzlos                                                            | zusätzlicher<br>Synthese-<br>Aufwand                                                                                  |                                                                                                                                               | ließe sich mit etwas<br>Hirnschmalz durchaus<br>beheben                                                                                                                                                                                     |
|-------------|---------------------------------------------------------------|---------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|-----------------------------------------------------------------------------|-----------------------------------------------------------------------------------------------------------------------|-----------------------------------------------------------------------------------------------------------------------------------------------|---------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| Realisation | LoLevel Timing<br>und Signale<br>sehr schlecht<br>beobachtbar | Um Delays und Timingaspekte präzise einstellen zu können, ist es erforderlich, Single auf Taktebene zu verfolgen. Das in Simulink angebotene Tool "WaveScope" arbeitet konzeptionell ungeschickt, hat eine Reihe von Bedienschwächen, die das Anzeigen verhindern und kommt überdies mit extrem vielen bugs: Werte werden gar nicht, oder nicht kontinuierlich angezeigt, Signale verschwinden, sie lassen sich infolge eines Programmierfehlers im popup-Window nach einer Weile nicht mehr skalieren oder sie ändern scheinbar ihre Namen. So werden falsche und verwirrende Informationen erzeugt, die es in Einzelfällen verunmöglichen, die korrekte Funktion der Signale zu prüfen.                                                                                                                                                                                                                                                                                                                                                                                                               | Funktion<br>weitgehend<br>wertlos, teilweise<br>fehlerhaft                  | zusätzlicher<br>Verifikations-<br>Aufwand                                                                             | mehrdimensional<br>e Signale nicht<br>anzeigbar                                                                                               | Das Tool ist eine<br>Zumutung und gelinde<br>gesagt, eine Frechheit.<br>Etwas anfängerhafteres<br>habe ich selten<br>gesehen.                                                                                                               |
| Realisation | Port-<br>numerierung<br>nicht konsistent                      | Die Nummerierung der Ports, die die Reihenfolge der Pins in Symbolen bei<br>Subsystemen und Co-Simulationsblöcken definiert, wird nicht konsistent abgebildet. Dies<br>führt zu vollkommen unnötigem Mehraufwand bei der Generation von CO-Simulations-<br>Designs und Alternativen und erschwert Änderungen und Updates                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                |                                                                             | sehr viel<br>zusätzlicher<br>Zeichen-<br>Aufwand                                                                      |                                                                                                                                               | typisches Xilinx Chaos!                                                                                                                                                                                                                     |
| Realisation | Bitlevel<br>Operationen<br>unnötig<br>kompliziert             | Bei Zusammenfügen von Bitvektoren muss deren mathematische Wertinterpretationen manuell auf "neutral" gestellt- also die Information zerstört werden, um sie aneinanderbinden zu können, obwohl z.B. Bitvektoren grundsätzlich nicht notwendigerweise Zahlen darstellen, folglich keine diesbezügliche Interpretation besitzen (müssen). Das manuelle und ausdrückliche Zerstören der Information ist also im Fall unspezifizierter Werte (z.B. wenn aus einer Zahl ein Wert und gleichzeitig ein Takttiming abgeleitet wird) entweder unnötig oder redundant, da die Informationsverfälschung implizit bereits durch die Bitoperation erfolgt. Ein grundsätzliches "unknown" am Ausgang des Concat würde völlig reichen. In den Fällen, in denen hingegen spezifizierte Werte entstehen und die Interpretation eindeutig ist, wie z.B. bei einem Concat aus zwei tatsächlich mathematischen Werten, ist diese vorherige Zerstörung komplett unsinnig, da hinterher wieder eine händische Reinterpretation aufgesetzt werden muss, die aber volllkommen eindeutig ist, also durch MATLAB leistbar wäre. | weniger<br>Übersicht,<br>mangelnde<br>Funktion, große<br>Fehlerquelle       | viel zusätzlicher<br>und unnötiger<br>Zeichen-<br>Aufwand, stark<br>verschlechtere<br>Übersicht durch<br>mehr Symbole | Eine System- Skalierung durch simplen Aufrechterhalt von Verknüpfungen aufgrund ausdrücklicher Interpretationen unterwegs unnötig verhindert! | Diese "Notwendigkeit" ist unsinnig sowie hinderlich und aus konzeptioneller Sicht irrational: Bitoperationen brauchen keine mathematische Interpretation. Dort hingegen, wo sie vorliegt und nutzbar wäre, wird sie irrigerweise ignoriert. |
| Realisation | Speicher-<br>Operationen<br>unnötig<br>kompliziert            | Bei der Realisation von Ram-Anschlüssen muss die mathematische Wertinterpretationen manuell auf "neutral" gestellt werden. Durch das Zerstören der Information ist es unmöglich, den Wert aus dem (dual ported) RAM beim Auslesen zu reinterpretieren. Bei dem simplen Auslesen aus einem RAM, in das vorher ein gleich breiter Vektor eingeschrieben wurde, ist diese Zerstörung komplett unsinnig, da wieder händisch reinterpretiert werden muss, was durch MATLAB leistbar wäre. Wo also in VHDL ein simples Zusammenfügen oder Anschalten eines Vektors gereicht hätte, muss die Stimmigkeit jedes Mal künstlich (wieder-) hergestellt werden.                                                                                                                                                                                                                                                                                                                                                                                                                                                     | weniger<br>Übersicht,<br>mangelnde<br>Funktion,<br>mögliche<br>Fehlerquelle | viel zusätzlicher<br>und unnötiger<br>Zeichen-<br>Aufwand, stark<br>verschlechtere<br>Übersicht durch<br>mehr Symbole | Skalierung durch<br>simples Fort-<br>schreiben der<br>Interpretation der<br>Werte<br>unmöglich,<br>obwohl durchaus<br>leistbar                | Siehe oben! Was soll<br>aus einem Ram denn<br>bitte rauskommen,<br>wenn nicht das, was<br>man reinschreibt?                                                                                                                                 |

| Realisation | Parameter<br>verändern sich                                                   | Parameter verändern sich oder werden nicht ordnungsgemäß gespeichert. Ein Hinweis auf Inkonsistenz sind fehlerhafte Grafikdarstellungen, die beim öffnen eines kürzlich geänderte Designs hochkommen: Hier sitzen Linien und Objekte an anderen Stellen, als ursprünglich platziert. Siehe auch den Effekt bei Wavescope.                                                                                                                                                                                                                                                                         | fatal!                       |                                            |                                                                                     | So ziemlich die größte<br>Katastrophe!                                                               |
|-------------|-------------------------------------------------------------------------------|---------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|------------------------------|--------------------------------------------|-------------------------------------------------------------------------------------|------------------------------------------------------------------------------------------------------|
| Realisation | Fehler in VHDL<br>wird mit falscher<br>Zeilennummer<br>angegeben              | Gibt es bei der Übersetzung / Einbindung von VHDL einen Fehler, so wird die Zeilennummer des übersetzten Codes angegeben. Dieser enthält in einem großen file u.a. auch die Quell-VHDL-files. Damit wird eine Zeilennummer in der Größenordung von Tausenden ausgegeben, die nicht direkt auf die fehlerhafte Zeile im Code hindeutet.                                                                                                                                                                                                                                                            | eingeschränkter<br>Nutzen    | zusätzlicher<br>Suchaufwand                |                                                                                     | Peinlicher Denkfehler!                                                                               |
| Realisation | Hinzufügen<br>funktioneller<br>Pins verändert<br>bestehendes<br>Design        | Beim nachträglichen Hinzufügen eines Ports an ein blockset Element, z.B. ein reset an einen counter, der zuvor nur ein enable hatte, wird der Reset zum Pin 1 des Elements, was dazu führt, dass der vormalige enable Pin in der Luft hängt, während das Signal, das diesen Pin im design ansteuert, nun fälschlicherweise den Reset bedient. Die Funktion Reset, kann also nicht einfach hinzugefügt, oder weggenommen werden, wie in VHDL, dabei sollte aus logischer sicht das Hinzufügen einer Funktion oder eines Elements ein Design erweitern, nicht aber bestehende Funktionen zerstören. | Funktion<br>schlecht Nutzbar | unnötiger<br>zusätzlicher<br>Umbau-Aufwand | dynamisches Addieren / Nutzen von Funktionen (Derivat- Erzeugung) dadurch unmöglich | Welch ein Unsinn!<br>Auch dieses kleine<br>Detail zeigt, wie wenig<br>Xilinx logisch denken<br>kann. |
| Realisation | Speicherung<br>von Simulations-<br>Ergebnissen<br>klappt nicht<br>zuverlässig | Wenn eine Simulation aufgrund mangelnder Verfügbarkeit von Speicher abbricht, sind alle bis dahin ermittelten Ergebnisse verloren. Die Simulation muss zeitlich verkürzt und neu gestartet werden.                                                                                                                                                                                                                                                                                                                                                                                                |                              | Mehraufwand                                |                                                                                     | sehr nervig!                                                                                         |
| Realisation | Hinweise führen<br>in die Irre                                                | Hilfen sind nicht konsistent. Oftmals verweisen Fehlermeldungen auf Hilfethemen, die so nicht existieren, bzw. die in den boxen angegebenen Lösungen sind nicht anwendbar, da sie sich offenbar auf alte Versionen beziehen - sich die Menüpunkte und Anordnung in neueren Versionen längst geändert hat.                                                                                                                                                                                                                                                                                         |                              | zusätzlicher<br>Suchaufwand                |                                                                                     | Raten ist angesagt                                                                                   |
| Realisation | Fehler-<br>Meldungen nicht<br>aussagefähig                                    | Die während der Übersetzung gebrachten Fehlermeldungen sind häufig nicht schlüssig. Es werden Folgefehler gebracht, die nicht Ursache des Problems sind und z.B. Scheinfehler angemahnt, die infolge des Abbruchs des Compilationsvorgang durch den Compiler selber entstehen, z.B. unerledigte Variablenprüfungen.                                                                                                                                                                                                                                                                               | Funktion<br>schlecht Nutzbar | zusätzlicher<br>Suchaufwand                |                                                                                     | Absolut Xilinx-typisch.                                                                              |