Forum: FPGA, VHDL & Co. ADC und DAC galvanisch trennen


von Spezi (Gast)


Lesenswert?

Hallo,

mache mir gerade gedanken wie ich mein ADC bzw. den DAC galvanisch vom 
FPGA trennen kann. Möchte Spannungen von 0-10V am ADC aufnehmen und am 
Ausgang (DAC) 0-5V steuern.

Verwendete Wandler sind:
LTC2624
LTC1407
beides serielle Wandler mit einer Frequenz von max. 50MHz

Ansatz A)
DC/DC Wandler funktioniert glaube ich nicht ab 0V und zudem noch 
ungenau.

Ansatz B)
ADuM1250 zur Trennung der Datenleitung und SCK
oder noch Einfacher ADuM5240/ADuM5241/ADuM5242

Was haltet ihr von Ansatz B) bzw. habt ihr vielleicht bessere 
Vorschläge?

Danke für eure Hilfe

von Spezi (Gast)


Lesenswert?

Ansatz C)
ADuM1402 hat 2xIN und 2xOUT also alles was ich brauche!?!

von FPGA-Sultan (Gast)


Lesenswert?

LVDS über optischen LWL und Wandlern

Bitte melde dich an um einen Beitrag zu schreiben. Anmeldung ist kostenlos und dauert nur eine Minute.
Bestehender Account
Schon ein Account bei Google/GoogleMail? Keine Anmeldung erforderlich!
Mit Google-Account einloggen
Noch kein Account? Hier anmelden.