Hallo ich habe eine generelle Frage zu einer TTL Schaltung NAND und Totem Pole mit Tristate Funktionalität! Tristate bedeutet ja, das der Ausgang hochohmig geschaltet ist, also im Prinzip so reagiert als wäre er nicht da. Was aber passiert bei den Transistoren T1 bis T4. Kann mir jemand sagen, welche Transistoren da leiten und welche nicht und wie ist der Eingang beschaltet? Vielen Dank für die Mühe.
>Transistoren T1 bis T4
Auf welchen Plan beziehst du das?
Hallo, Enable ist hier H-aktiv. Für TriSttae also auf L. Damit wird T1 leitend, der sperrt T2 und der seinerseits T3. Damit ist die untere Hälfte erledigt. T4 würde jetzt wegen gesperrten T2 über R2 leiten, die Diode zieht diesen Punkt aber auf L vom Enable, Damit bleibt auch T4 gesperrt und wir haben den TriState Zustand. Gruß aus Berlin Michael
Bitte melde dich an um einen Beitrag zu schreiben. Anmeldung ist kostenlos und dauert nur eine Minute.
Bestehender Account
Schon ein Account bei Google/GoogleMail? Keine Anmeldung erforderlich!
Mit Google-Account einloggen
Mit Google-Account einloggen
Noch kein Account? Hier anmelden.