Hallo Ich habe ein Problem mit Altium-Designer, wenn ich von Hand routen will. Das Autorouting funktioniert problemlos, wenn ichs aber von Hand versuche, zeigt mir Altium-Designer immer Fehler an (siehe Bild). Ich verwende den selben Layer, wie es das Autorouting tut und trotzdem funktionierts irgendwie nicht. Hat jemand eine Ahnung, was das Problem sein könnte? Besten Dank im Voraus..
Wende dich an das Altium Forum oder den Altium Support! Gruß Klaus
Du hast nicht zufällig zuerst den Bogen gezeichnetund danach die Verbindung zu den Widerständen? Dann hat nähmlich der Bogen keinen Netznahmen zugewiesen und so kommt der Fehler. Man geht normalerweise immer von einem Anfangspunkt mit Netznahmen aus dann klappt es.
Altium liefert auch immer eine Fehlermeldung dazu, die wäre noch ganz interessant! ansonsten lass mal den DRC laufen und guck was er bei R1 udn R2 zu meckern hat.
@ Steffen Warzecha: Ich einfach eine Verbindung von R1 nach R2 gezogen, ohne Unterbrüche oder Umwege.. @ pcb-hamster: Der DRC gibt mir folgende Meldung: (siehe Bild). Ich habe hier das Wichtige herausgeschriebe, ich hoffe man kann etwas entziffern:
1 | Clearance Constraint: Between Track (5560mil,2820mil)(5795mil,2820mil) Top Layer And Pad R1-2(5560mil,2820mil) Multi-Layer |
2 | |
3 | Clearance Constraint: Between Track (5640mil,2700mil)(5800mil,2700mil) Top Layer And Pad R2-1(5640mil,2700mil) Multi-Layer |
4 | |
5 | Short-Circuit Constraint: Between Track (5560mil,2820mil)(5795mil,2820mil) Top Layer And Pad R1-2(5560mil,2820mil) Multi-Layer Location : [X = 5571.192mil][Y = 2820mil] |
6 | |
7 | Short-Circuit Constraint: Between Track (5640mil,2700mil)(5800mil,2700mil) Top Layer And Pad R2-1(5640mil,2700mil) Multi-Layer Location : [X = 5651.192mil][Y = 2700mil] |
8 | |
9 | Silk To Silk Clearance Constraint: Between Text "R2" (5395mil,2585mil) Top Overlay And Track (5320mil,2660mil)(5560mil,2660mil) Top Overlay Silk Text to Silk Clearance [5.67mil] |
10 | |
11 | Advanced PCB Silkscreen Over Component Pads Constraint: Between Track (5200mil,2820mil)(5240mil,2820mil) Top Overlay And Pad R1-1(5160mil,2820mil) Multi-Layer [Top Overlay] to [Top Solder] clearance [8.266mil] |
12 | |
13 | Advanced PCB Silkscreen Over Component Pads Constraint: Between Track (5280mil,2700mil)(5320mil,2700mil) Top Overlay And Pad R2-2(5240mil,2700mil) Multi-Layer [Top Overlay] to [Top Solder] clearance [8.266mil] |
14 | |
15 | Advanced PCB Silkscreen Over Component Pads Constraint: Between Track (5480mil,2820mil)(5520mil,2820mil) Top Overlay And Pad R1-2(5560mil,2820mil) Multi-Layer [Top Overlay] to [Top Solder] clearance [8.266mil] |
16 | |
17 | Silkscreen Over Component Pads Constraint: Between Track (5560mil,2700mil)(5600mil,2700mil) Top Overlay And Pad R2-1(5640mil,2700mil) Multi-Layer [Top Overlay] to [Top Solder] clearance [8.266mil] |
18 | |
19 | Un-Routed Net Constraint: Between Pad R1-2(5560mil,2820mil) Multi-Layer And Pad R2-1(5640mil,2700mil) Multi-Layer |
Eine Fehlermeldung habe ich sonst nicht gekriegt. Besten Dank..
versuch mal R1 und R2 weiter auseinander zu schieben. Hast du deine Rules überprüft? kann mit dem Bild leider nicht viel Anfangen.
Irgendwie Interessant, wie viele nur Dumm Schwätzen.. In dem Bild sieht man, dass das Netz keinen Namen hat bzw. "NoNet" heißt und somit einen Kurzschluss verursacht. Ich tippe mal, du hast eine Linie gezeichnet und keinen Track verlegt. *P*aste *T*rack ist eine Funktion zum Routen. Die anderen Fehler sind "nur" Manufacturing Fehler, die man erstmal ignorieren kann. Aber worum es geht steht da genau beschrieben. Jens
Laßt die Finger von solchen Tools. Das ist nix für Bastler! Und dann noch ne Demo (oder gar eine geklaute Version -?) versuchen ohne Supportleistung. Nimm Eagle und Co. Da biste in wenigen Stunden drin! manni
Der Fehler ist das der Silkscreen zu nahe am Pad ist, die grüne Leitung ist mit Fehler angezeigt die rote Leitung ist in Ordnung. DRC bei Silkscreen anders einstellen oder beim Check deaktivieren.
Der Fehler ist das der Silkscreen zu nahe am Pad ist, die grüne Leitung ist mit Fehler angezeigt die rote Leitung ist in Ordnung. DRC bei Silkscreen anders einstellen oder beim Check deaktivieren.
@ Jens D.: Vielen Dank, es war in der Tat der Fall, dass ich eine Line und keinen Track gezeichnet habe.. manchmal sieht man das Offensichtlichste nicht.. :-/ @ Manni: Leider bin ich nicht nur ein Bastler und gezwungen, mich mit Altium Designer auseinander zu setzen. Es ist auch keine Demo und geklaut ist es auch nicht ;-)
Bitte melde dich an um einen Beitrag zu schreiben. Anmeldung ist kostenlos und dauert nur eine Minute.
Bestehender Account
Schon ein Account bei Google/GoogleMail? Keine Anmeldung erforderlich!
Mit Google-Account einloggen
Mit Google-Account einloggen
Noch kein Account? Hier anmelden.