Hallo zusammen, ich suche schon länger ein günstiges FPGA Board mit ADC und DAC zwecks Experimenten in Richtung Software Defined Radio. Folgendes Board scheint mir günstig im Gegensatz zu allen anderen die ich so im Netz gefunden habe. http://www.ebay.de/itm/EP2C8Q208-Altera-Cyclone-NIOS-II-FPGA-Development-board-kit-SDRAM-ADC-2-4-LCD-/250917637708?pt=Wissenschaftliche_Ger%C3%A4te&hash=item3a6bdb4e4c#ht_10986wt_989 Hat da zufällig jemand Erfahrung mit? Viele Grüße Daniel
Das FPGA hat nur ca 8000LEs, ich würde da eher ein neueres FPGA-board nehmen wie zB DE0-nano mit cycloneIV mit 22000LEs http://www.terasic.com.tw/cgi-bin/page/archive.pl?Language=English&CategoryNo=139&No=593 und da halt extern ADC/DAC anschließen
>extern ADC/DAC anschließen Genau da liegt das Problem. ADC und DAC über die Stiftleisten oder wie?!? Auch will ich da nicht selber ne zusätzliche Platine für machen müssen. FPGA Boards mit ADC und DAC kosten schnell man 1000-3000 Euro, das muss doch irgendwo günstig zu bekommen sein...versteh ich nicht wieso das so teuer sein soll.
Hi Die frage ist wie viel der AD Wandler können muss :-/ http://digilentinc.com/Products/Detail.cfm?NavPath=2,401,499&Prod=PMOD-AD1 Das + nen einfachen FPGA Board von denen ist eig. recht erschwinglich reicht aber war. nicht oder ? Gruß Johny
Nee reicht leider nicht. Sehe aber gerade, dass es zu der DEx Reihe von Terasic Daughterboards gibt. http://www.terasic.com.tw/cgi-bin/page/archive.pl?Language=English&CategoryNo=73&No=278 Für 219$ gibt es da: Dual AD channels with 14-bit resolution and data rate up to 65 MSPS Dual DA channels with 14-bit resolution and data rate up to 125 MSPS Der AD ist sogar als LVDS ausgeführt, DA hab ich nicht nachgeschaut. Für 270 Euro würde man dann ein DE1 Board mit dem ADA-GPIO bekommen. Das ist ja schon mal was.
Hallo, wenn Deine Wahl auf das Terasic Board+ADA fallen sollte wäre ich sehr dankbar, wenn Du hier Updates posten könntest. Vor allem würde mich interessieren wie einfach/schwer man den ADC-Chip ansprechen kann. Hintergrund: Derzeit verwenden Wir hier einen alten ADC (externes Gerät im NIM-Einschub) der einen Spannungsimpuls (Teilchenzerfall) bekommt und daraus dann ein Bitmuster macht. Das Bitmuster bekommt mein FPGA und baut ein Spektrum. Ich würde gerne wenn das mit dem ADC-Chip nicht so irre schwer ist auch das im FPGA machen, also Fläche unter dem Impuls berechnen (=Energie des Zerfalls) und daraus dann Spektren bauen. Ich brauche dazu halt auch mindestens so 50MSPs. -gb-
Hallo, ja melde mich wenn es Neuigkeiten gibt. Versuche gerade möglichst günstig an ein DE2-115 Board zu kommen um dann mit dem ADA-HSMC zu versuchen, die Samples des ADC über Gigabit Ethernet an den PC zu bekommen... Schaun wir mal :) Viele Grüße Daniel
Bitte melde dich an um einen Beitrag zu schreiben. Anmeldung ist kostenlos und dauert nur eine Minute.
Bestehender Account
Schon ein Account bei Google/GoogleMail? Keine Anmeldung erforderlich!
Mit Google-Account einloggen
Mit Google-Account einloggen
Noch kein Account? Hier anmelden.