Forum: FPGA, VHDL & Co. Tacktteiler in VHDL


von Peer Royla (Gast)


Lesenswert?

Hallo,

ich möchte gerne wissen ob es in VHDL und einem Virtex4 möglich ist
einen 500MHz Tackt auf 350MHz zu senken?

Gruß Peer

von Zennehoy (Gast)


Lesenswert?

Nicht so ganz einfach, da 350MHz Taktflanken nicht zur gleichen Zeit wie
500MHz Taktflanken passieren. Wuerden 250 oder 375 MHz auch gehen?

von Sven Johannes (Gast)


Lesenswert?

Moin...

Prinzipiell kein Problem. "Senken" ist wohl nicht das richtige Wort,
die DCM kann das aber. Allerdingds würde ich vorher mal auf den
Speedgrade sehen ob 500MHz am Eingang klappen.

Division: 10, Multiplikator 7 und go.

--
 Sven Johannes

von FPGA-User (Gast)


Lesenswert?

mal ne Frage (nur so interessehalber) : wo kommen
denn die 500 MHz her ? von einem ext. Taktoszillator ?

von Peer Royla (Gast)


Lesenswert?

Ja, aber da ich Intern mit verschiedenen Tackten Arbeiten muss, brauche
ich halt einen Tackteiler. Aber DCM scheint genau das zu sein was man
braucht.

Danke
Peer

von FPGA-User (Gast)


Lesenswert?

500 MHz / 350 MHz und dann noch mit verschiedenen Takten,
vermutlich auch noch Datenaustausch zwischen den
Takt-Domains, das klingt ja ganz schön anspruchsvoll
- Hut ab + good luck .

Bitte melde dich an um einen Beitrag zu schreiben. Anmeldung ist kostenlos und dauert nur eine Minute.
Bestehender Account
Schon ein Account bei Google/GoogleMail? Keine Anmeldung erforderlich!
Mit Google-Account einloggen
Noch kein Account? Hier anmelden.