Forum: Digitale Signalverarbeitung / DSP / Machine Learning PLL für C671x von TI


von Owen S. (senmeis)


Lesenswert?

Hi,

folgender Code wird eingesetzt, um einen stabilen Takt zu erzielen.
1
void my_PLL_init()
2
{
3
  PLL_reset();
4
  timer_delay(40000);  // delay for 40,000 cycles
5
  PLL_deassert();
6
  timer_delay(40000);  // delay for 40,000 cycles
7
  PLL_setPllRatio(PLL_DIV0,0);
8
  PLL_enablePllDiv(PLL_DIV0);
9
  PLL_setmultiplier(0x02);
10
  PLL_setPllRatio(PLL_DIV3, 0x01);
11
  PLL_enablePllDiv(PLL_DIV3);
12
  PLL_enable();
13
}

Das Problem ist, der DSP ist in Ordnung mit diesem Code nach dem 
Einschalten, aber geht schief beim Roloaden ohne neu einzuschalten.

Soweit ich vorstellen kann wird der DSP vor jedem Reloaden zurückgesetzt 
und hat dieser den gleichen Status wie nach dem Einschalten. Ist das 
nicht korrekt?

Senmeis

Bitte melde dich an um einen Beitrag zu schreiben. Anmeldung ist kostenlos und dauert nur eine Minute.
Bestehender Account
Schon ein Account bei Google/GoogleMail? Keine Anmeldung erforderlich!
Mit Google-Account einloggen
Noch kein Account? Hier anmelden.