Hallo, ich würde gerne mit einem Cyclone V zum Einen einen Gigabit Ethernet Controller und zum Anderen IEEE 802.11ac/802.11n realisieren. Dabei wäre der Cyclone V über PCIe an einen x86 Prozessor angebunden. Wie würde denn ein einfaches Blockschaltbild für beide Varianten aussehen? Ist mein folgender Stand richtig? ETH: x86 CPU -> Cyclone V -> Ethernet PHY -> RJ45 WiFi: x86 CPU -> Cyclone V -> Ethernet PHY -> WiFi Antenne
Zumindest beim ersten Fall habe ich das so realisiert. Von Altera gibt es einen TSE-Mac, der das meiste für einen macht. Kostet allerdings etwas. Wie die Verbindung zu PCIe aussieht, kann ich nicht sagen. Mehr Profis gibt es hier im FPGA-Forum.
Bitte melde dich an um einen Beitrag zu schreiben. Anmeldung ist kostenlos und dauert nur eine Minute.
Bestehender Account
Schon ein Account bei Google/GoogleMail? Keine Anmeldung erforderlich!
Mit Google-Account einloggen
Mit Google-Account einloggen
Noch kein Account? Hier anmelden.