Hallo, ich habe eine Frage zum Datenblatt http://www.mouser.com/ds/2/268/21295b-72710.pdf Unter "Features" steht das der A/D-Wandler eine Samplingrate von 200 ksps hat (bei 5V). Auf Seite 3 steht weiterhin dass das Teil mit max. 3,6 MHz getaktet werden kann. Wenn ich auf Seite 18 das SPI-Protokoll richtig verstehe, werden für die A/D-Wandlung und die Übertragung der Daten 24 Takte benötigt (3 Bytes). Wenn ich 3,6 MHz durch 24 Teile komme ich auf 150 ksps. Wie kommen die 200 ksps zustande? Grüße Thomas
Die 24 Takte in Abschnitt 6 ergeben sich aus der Einschränkung, dass die SPI-Implementierungen Vielfache von 8-bit benötigt. Der A/D-Wandler gibt dabei das Resultat doppelt aus (MSB+LSB first, Fig. 5.2). Ansonsten reichen 18 Takte (Fig. 5.1) - du mußt nur rechtzeitig _CS auf H legen. Ist auch auf Seite 15 als Text erklärt.
Bitte melde dich an um einen Beitrag zu schreiben. Anmeldung ist kostenlos und dauert nur eine Minute.
Bestehender Account
Schon ein Account bei Google/GoogleMail? Keine Anmeldung erforderlich!
Mit Google-Account einloggen
Mit Google-Account einloggen
Noch kein Account? Hier anmelden.