Forum: Platinen KiCAD und AllPCB: Design Rules


Announcement: there is an English version of this forum on EmbDev.net. Posts you create there will be displayed on Mikrocontroller.net and EmbDev.net.
von Max G. (l0wside) Benutzerseite


Lesenswert?

Nachdem meine erste KiCAD-Platine von AllPCB prompt bemängelt wurde und 
die Design-Rules bei KiCAD zwar ziemlich flexibel, aber auch ziemlich 
verstreut sind, anbei der Versuch eines Howtos.

Vermutlich sind da noch Fehler drin. Korrekturen sind willkommen.

AllPCB-Regeln (lt. Mail von AllPCB):
1. min trace width = 0.15mm
2. min via size = 0.3 mm
3. min trace-trace spacing = 0.15mm
4. min trace-pad, pad-pad spacing = 0.2mm
5. min via-via spacing 0.45mm
6. min via annular ring size = 0.15mm
7. min DIP-DIP hole spacing = 0.6mm
8. edge-trace/copper spacing = 0.3mm

Umsetzung
1. Design Rules -> Design Rules -> Global Design Rules -> min track 
width
2. Design Rules -> Design Rules -> Global Design Rules -> min via drill 
dia
3. Design Rules -> Design Rules -> Clearance (für jede Netzklasse 
einzeln)
4. Dimensions -> Pads -> Local Clearance and Settings -> Net pad 
clearance
5. (nur indirekt über min via diameter [Punkt 6] und pad-pad spacing 
[Punkt 4])
6. Gesamtgröße ausrechnen (diameter [Punkt 2] + 2x annular ring), also 
0,6mm
7. (entfällt bei mir)
8. (wüsste ich auch gerne)

von Donald Duck (Gast)


Lesenswert?

Hast du einen DRC gemacht? Ich weiß, klingt dumm, aber ist mir auch 
schon passiert.

Donald Duck

von Max G. (l0wside) Benutzerseite


Lesenswert?

Ja, hatte ich. Wenn die Rules nicht passen, hilft das aber auch nicht.
Zweiter Anlauf sieht besser aus.

Bitte melde dich an um einen Beitrag zu schreiben. Anmeldung ist kostenlos und dauert nur eine Minute.
Bestehender Account
Schon ein Account bei Google/GoogleMail? Keine Anmeldung erforderlich!
Mit Google-Account einloggen
Noch kein Account? Hier anmelden.