Guten Tag, ist es möglich, dass man das Ausgangssignal SDO invertiert? Aktuell geht das Signal für jedes Bit von Low auf High. Ich benötige jedoch von High auf Low. Aktuell habe ich nur ein Registereintrag für SCK invertieren gefunden. Danke!
Klingt nach SPI ? Du kannst auf jeden Fall den Pegel des Ruhezustands ändern : CKP: Clock Polarity Select bit 1 = Idle state for clock is a high level; active state is a low level 0 = Idle state for clock is a low level; active state is a high level und auch den Clock Edge Select bit für den Flanken abgriff. lG
Tut mir leid, jetzt erst gelesen dass du das schon hast..hm ist mir im Moment nichts bekannt..
Wenn man die Daten vor dem Absenden mit einem geeigneten Befehl invertiert (z.B. mit NEG oder XOR #0xFF) dann kommen sie natürlich auch invertiert aus dem S(erial)D(ata)O(ut) heraus.
Bitte melde dich an um einen Beitrag zu schreiben. Anmeldung ist kostenlos und dauert nur eine Minute.
Bestehender Account
Schon ein Account bei Google/GoogleMail? Keine Anmeldung erforderlich!
Mit Google-Account einloggen
Mit Google-Account einloggen
Noch kein Account? Hier anmelden.