Hallo zusammen Im Studium behandeln wir grade den RAM-Baustein. Zu Übungszwecken haben wir ein Datenblatt eines NTE65101 SRAMs erhalten (256x4Bit). Auf dem Pin Connection Diagramm sind verschiedene Anschlüsse aus dem Baustein geführt. Bei einigen ist mir jedoch die Funktion nicht ganz klar: CE1(negiert) und CE2=> Weshalb hat dieses SRAM zwei CE? Und verstehe ich richtig, dass CS und CE dasselbe ist? Noch eine Allgemeine Frage: Ich habe auch schon die Abkürzung: OE gelesen. Kann mir jemand von euch eine allgemeine Erklärung geben? Danke für eure Hilfe.
Das ist ja ein Top-modernes IC ;-)) OE ist Output Enable, das hat in der Regel eine kürzere Ansprechzeit, da es nur noch die Ausgangstreiber einschaltet. Mehrere CE waren damals üblich, weil diese die Adressdekodierung übernehmen / unterstützen konnten. Sie wurden mit den höherwertigen Adressen verbunden, evtl. einige Gatter dazwischen. CE und CS sind gleichbedeutend. Bitte bei solchen Fragen einen Link zum Hersteller-Datenblatt angeben. Wenn möglich auf der Hersteller-Site, nicht bei datasheetcatalog und Co.
> CE1(negiert) und CE2=> Weshalb hat dieses SRAM zwei CE? /CE1 ist für den Betrieb gedacht, CE2 für Standby. Erstere ist 'schneller', zieht dafür aber grob 3 Größenordnungen mehr Strom. > Und verstehe ich richtig, dass CS und CE dasselbe ist? Ich seh hier kein CS. > Noch eine Allgemeine Frage: Ich habe auch schon die Abkürzung: OE > gelesen. Kann mir jemand von euch eine allgemeine Erklärung geben? OE -> output enable. Selbsterklärend. HTH
Oft wurde die Adressdekodierung nicht vollständig ausgelegt, d.h. die Bausteine erschienen mehrmals im Adressraum. Beispiel: Der 74LS138 war mit A13-A15 verbunden, d.h. pro Ausgang waren 0x2000 = 8192 Bytes angesprochen. ICs mit kleinerem Adressbereich wurden dann öfters gespiegelt, d.h. erschienen an mehreren Adressen Beispiel mit Deinem IC: mit 256 = 0x100 Halbbytes (Nibbles) am Ausgang 1 (2000-3fff) des 74138: 2000-20ff, 2100-21ff, ... 3e00-3eff, 3f00-3fff (32 mal). Schau mal in alten Schaltplänen nach, wie das genau gemacht wurde. Ein weiterer Eingang ist WE oder WR oder R/-W (Write enable) zum Schreiben von Daten ins RAM.
Hallo zusammen Herzlichen Dank für eure Hilfe. Okay, nächstes Mal verlinke ich das Datenblatt. Liebe Grüsse
Nicht hätte, würde... mache! http://www.nteinc.com/specs/65000to65999/pdf/nte65101.pdf An welcher Uni bist Du? Welcher Prof?
Das war eine Anspielung auf ein "geflügeltes Wort" vom Big Boss von Trumpf (schwäbischer Maschinenhersteller): SNS: schaffe, ned schwätze! Das Datenblatt ist ... Im besagten Pin Connection Diagramm auf Seite 4 steht bei Pin 17 CD2, das scheint das CE2 auf Seite 3 (Truth Table) zu sein. Die dazugehörige Zeit konnte tCDR (Chip Deselect to Data Retention Time) sein. Völlig konfus. Genauso, dass die CE nicht gleichberechtigt sind, nur CE2 = 0 macht echtes PowerDown. Getrennte Daten-Ein- und Ausgänge kenne ich noch von den legendären 2101 und 2114. Das ist 40 Jahre her. So was wird heute in deutschen Unis gelehrt?
Bitte melde dich an um einen Beitrag zu schreiben. Anmeldung ist kostenlos und dauert nur eine Minute.
Bestehender Account
Schon ein Account bei Google/GoogleMail? Keine Anmeldung erforderlich!
Mit Google-Account einloggen
Mit Google-Account einloggen
Noch kein Account? Hier anmelden.