Forum: Mikrocontroller und Digitale Elektronik DFF-Taktverzögerung


von DasGibtsNet (Gast)


Lesenswert?

Hallo,

ich habe hier einen 74LCX574 D-FF vorliegen.
Ich möchte diesen dazu verwenden eine Frequenz halbiert auzugeben.

Irgendwie schaffe ich es nicht, dessen Ein-und Ausgänge miteinander so
zu verbinden, dass ich einen Frequenz f eingebe, die mir als f/2 zur
verfügung gestellt wird :((

Kann mir hier jemand helfen? Ist eine saudumme einfache Sache, aber es
will jetzt einfach nicht klappen.

von Pete Nerlinger (Gast)


Lesenswert?

naja  den ausgang an den eingang?

von DasGibtsNet (Gast)


Lesenswert?

Hab ich versucht.
an CLK liegt Clock-Signal
D0 und O0 sind verbunden

D0 greife ich ab.
Aber irgendetwas fehlt noch. Ich muß ja den D0 einen Anfangswert
zuweisen...

von Pete Nerlinger (Gast)


Lesenswert?

takt -> 1FF -> ausgang and 2FF eingang -> fertig

von karadur (Gast)


Lesenswert?

Wird auch nix.
74574 ist der falsche Chip. Besser 74xxx74.

von karadur (Gast)


Lesenswert?

Nachtrag der /Q Ausgang muß an den Eingang.Dann wird es ein Teiler.
Wenn es denn mit aller Gewalt der 74xx574 sein soll dann Ausgang
invertiert auf den Eingang.

von Paul Baumann (Gast)


Lesenswert?

Das geht mit dem 574 ganz schlecht, weil der eine gemeinsame CLK-Leitung
für alle Mann hat. Weil er auch kein Q_quer hat bräuchtest
Du auch noch Inverter, um Q "umzudrehen".

MfG Paul

von DasGibtsNet (Gast)


Lesenswert?

Ich werde nun einen anderen D-FF einsetzen, der einen Q und einen /Q
Ausgang hat.

Laufen hierbei die Signale am Clock und Q synchron? Geht Q auf High,
wenn Clock auch auf High geht, so wie es unten abgebildet ist?


___|----|____|----|____|----|____|----|____|----|__ CLOCK

___|---------|_________|---------|_________|------- AUSGANG Q

Bitte melde dich an um einen Beitrag zu schreiben. Anmeldung ist kostenlos und dauert nur eine Minute.
Bestehender Account
Schon ein Account bei Google/GoogleMail? Keine Anmeldung erforderlich!
Mit Google-Account einloggen
Noch kein Account? Hier anmelden.