Forum: Test re_test_von_Zeichnungen


Announcement: there is an English version of this forum on EmbDev.net. Posts you create there will be displayed on Mikrocontroller.net and EmbDev.net.
von Al. K. (alterknacker)


Angehängte Dateien:

Lesenswert?

Hallo

https://www.ti.com/lit/ds/symlink/cd4021b-q1.pdf?ts=1628152903986&ref_url=https%253A%252F%252Fwww.google.ru%252F

https://www.ti.com/lit/ds/symlink/cd74hc4094.pdf


Forensoftware verkleinert von ca. 1,2 MByte auf 200 KByte.
Eine Verkleinerung auf 20% ergibt 64 KByte.
Was in diesen Falle ausreichend ist.

4094 Ausgabe und 4021 Eingabe mit gemeinsamen LadeImpuls und Takt,

Dadurch kann eine externe Erweiterung mit 4094 und 4091 gemacht werden.

Nachteil ist das immer ert die kompletten 4094 Ausgaben gemacht werden 
müssen, danach das einlesen des 4021.
könnte der Lade Impuls am 4021 wegfallen, wäre eine Abfrage ohne 
vorherige Ausgabe möglich.
mal testen!
Nachteil, wenn sich wärmend der Abfrage des 4021 die Eingänge verändern,
ergibt es Datenmist.

Eine andere Variante,den Takt des 4021 auf den Dateneingang des ersten 
4094 legen.
Damit könnte man auch den 4021 allein ohne Ausgabe zum 4094 abfragen.
Nachteil:  Eine externe Erweiterung ist mit einigen 4094 möglich, aber 
nicht mit mehreren externen 4021.

-----------------------------------------------------------------------
Kapitel 12 - Schieberegister

Parallel-in / seriell-out-Schieberegister tun alles, was die vorherigen 
Seriell-Ein- / Seriell-Aus-Schieberegister tun, plus Eingangsdaten für 
alle Stufen gleichzeitig. Das Parallel-Ein / Aus-Schieberegister 
speichert Daten, verschiebt sie auf einer Taktbasis und verzögert sie um 
die Anzahl der Stufen mal der Taktperiode. Darüber hinaus bedeutet 
Parallel-In / Seriell-Out, dass Daten parallel in alle Phasen geladen 
werden können, bevor eine Verschiebung beginnt. Dies ist eine 
Möglichkeit, Daten von einem parallelen Format in ein serielles Format 
zu konvertieren. Mit parallelem Format meinen wir, dass die Datenbits 
gleichzeitig auf einzelnen Leitungen vorhanden sind, eines für jedes 
Datenbit, wie unten gezeigt. Unter seriellem Format ist zu verstehen, 
dass die Datenbits zeitlich nacheinander auf einer einzelnen Leitung 
oder Schaltung dargestellt werden, wie im Falle des "Datenausgangs" im 
nachfolgenden Blockdiagramm.

https://answersexpress.com/parallel-serial-out-shift-register-22151
------------------------------------------------------------------------ 
--

Ein Ausgabe funktioniert mit ESP32   3,3V

Softprog mit 1 my sec Ausgabeverzögerung!


Habe den Ladeeingang des 4021 pin 9  auf L dann auf H gelegt.
Kein einlesen möglich.

Dann Pin 9 mit den Takteingang pin 10 verbunden, einlesen war Möglich!

: Bearbeitet durch User
Bitte melde dich an um einen Beitrag zu schreiben. Anmeldung ist kostenlos und dauert nur eine Minute.
Bestehender Account
Schon ein Account bei Google/GoogleMail? Keine Anmeldung erforderlich!
Mit Google-Account einloggen
Noch kein Account? Hier anmelden.