Hallo zusammen, Welche wesentlichen Punkte sind bei der Prorammierung von Altera und Xilinx FPGA´s zu beachten, wenn man VHDL benützt? Gibt es überhaupt Punke, die zu beachten sind??? Ich habe kleine Testprogramme, die auf Altera-Boards problemlos funktionieren, aber auf Xilinx-Boards nicht tun, bzw. umgekehrt. Woran kann dies liegen? Wachen im ALTERA-FPGA die FF´s in anderen Zuständen auf als in XILINX-FPGA´s, obwohl durch die Initialisierung im VHDL festgelegt wird, welchen Anfangswert diese nach dem Aufwachen annehmen sollen?
Bei Xilinx ist es so, dass alle FFs nach dem Laden des FPGAs im richtigen Zustand sind. Es gibt keine undefinierten Zustände. Wie das bei Altera ist weiß ich nicht. Die Infos stammen von Ken Chapman, einem Xilinx-Mitarbeiter...is wohl der allerbeste FPGA-Mann der Welt.. ;) Daniel
Bitte melde dich an um einen Beitrag zu schreiben. Anmeldung ist kostenlos und dauert nur eine Minute.
Bestehender Account
Schon ein Account bei Google/GoogleMail? Keine Anmeldung erforderlich!
Mit Google-Account einloggen
Mit Google-Account einloggen
Noch kein Account? Hier anmelden.