Forum: FPGA, VHDL & Co. Schnellen ADC per VHDL?


von Mathias M. (0undnichtig)


Lesenswert?

Nabend!
Mich interrsiert wegen dem 
http://www.mikrocontroller.net/articles/USB_Oszilloskop Projekt ob es 
theoretisch möglich ist, Analog Digital-Konverter per FPGA/CPLD zu 
bauen, um diese besonders schnell (da intern und parallele Abtastung wie 
bei Flash Wandlern) zu machen.
Wäre das theoretisch/praktisch machbar?

von TheMason (Gast)


Lesenswert?

also im fpga/cpld wirds nichts mit nem flash-wandler, da ein 
flash-wandler analog aufgebaut wird (2^n komparatoren).
was eine möglichkeit wäre ist sigma-delta. da kannst du evtl. was mit 
machen. musst dir mal was im netz dazu suchen. aber ob man damit was 
vernünftiges bauen kannst bzw. ob das den ansprüchen eines dsos genügt 
weiss ich leider nicht ....

gruß
rene

von Klaus (Gast)


Lesenswert?

Eine solche Funktionalität in FPGAs nachzubilden ist 
resourcen-Verschwendung.

Bitte melde dich an um einen Beitrag zu schreiben. Anmeldung ist kostenlos und dauert nur eine Minute.
Bestehender Account
Schon ein Account bei Google/GoogleMail? Keine Anmeldung erforderlich!
Mit Google-Account einloggen
Noch kein Account? Hier anmelden.