Hallo Zusammen, ich habe eine erste, zweilagige, Platine zu Evaluierungs/Testzwecken in KiCAD erstellt und würde mich über sachliches Feedback freuen. Besonders beim Layout der GPS-Chipantenne bin ich mir unsicher. Das ganze ist als Aufsteckboard für eine andere Platine gedacht. Daher gibt es auch ungenutzte Pins und mehrfach Spannungsversorgungen an meinen Stiftleisten. Die Sortierung auf die Schaltplanblätter ist nicht optimal und auch deren Dateinamen ("untitled.kicad_sch") wird beim nächsten mal besser... Zur Chipantenne: Ich verwende die Pulse Electronics W3011 Chipantenne, welche auch auf einem Sparkfun-Board für den uBlox Chip drauf ist. Im Datenblatt der Antenne stehen diverse Abmessungen und die Forderung nach der 50Ohm Feedleitung: https://www.mouser.de/datasheet/2/447/W3011-3071734.pdf Ich habe über einen Impedanzrechner für Coplanar Single Ended bei FR4 und 1,6mm Platinenstärke eine Leiterbahnstärke von ~1,7mm und einen Abstand zu GND von 0,5mm erhalten. Das kommt etwa mit der Leiterbahnstärke aus dem Antennendatenblatt hin. Allerdings hab ich ja drunter (Bottom) auch noch ein GND-Layer. Wie berücksichtige ich das? Zusätzlich ist auf dem Sparkfun-Board die Leiterbahn nur 1mm breit, bei ebenfalls 1,6mm Platinenstärke... Ist das alles nicht ganz so kritisch, oder wer kann mir hier mal jemand aus dem Wald helfen? Besten Dank und Grüße! Edit: Sorry für das eine Bild... kann ich das irgendwie löschen?
:
Bearbeitet durch User
Bitte melde dich an um einen Beitrag zu schreiben. Anmeldung ist kostenlos und dauert nur eine Minute.
Bestehender Account
Schon ein Account bei Google/GoogleMail? Keine Anmeldung erforderlich!
Mit Google-Account einloggen
Mit Google-Account einloggen
Noch kein Account? Hier anmelden.