Forum: FPGA, VHDL & Co. Zustandsautomat = Problem


von Stephan Plaschke (Gast)


Lesenswert?

Ich hoffe ihr könnt mir hierbei helfen. Muss als erstes sagen das VHDL 
nicht mein Steckenpferd ist und ich auch noch Anfänger bin. So zum 
Problem:
Wir müssen in der FH ein Mailboxsystem entwickeln. Dazu gehören ein 
Sender, Empfänger, Mailbox und eine Überwachungseinheit. Die ersten 
Komponenten machen auch keine Probleme, allerdings die 
Überwachungseinheit. Hier wird eine 8bit Zahl(addresse des Senders oder 
Empfängers) ausgegeben. Danach brauche ich eine Pause um den Sender oder 
Empfänger Zeit zu lassen die Daten zu berechnen. Wenn nun die Pause 
abgelaufen ist soll in den Empfangsmodus umgeschaltet werden. Leider 
funktioniert dies nicht. Ich habe die selben Anweisungen genutzt wie 
vorher schon bei den Sendetimer, der auch wunderbar funzt. Ich habe es 
auch schon so weit geändert das, das Ready Signal nicht synchorn mit dem 
Haupttakt ist, was aber auch keinen Erfolg brachte. Nun vielleicht 
findet sich ja hier jemand der mir da etwas helfen kann.

Zum testen einfach meine Files entpacken und dann das do file nach euren 
Angaben abändern und dann simuliere. Den Fehler findet man dann bei 
2900ns. Hier sollte er in den Empfangsmodus umschalten.

Also schon mal Danke im Vorraus!!
Mfg STephan

von Stephan Plaschke (Gast)


Angehängte Dateien:

Lesenswert?

Tschuldige File vergessen.

Bitte melde dich an um einen Beitrag zu schreiben. Anmeldung ist kostenlos und dauert nur eine Minute.
Bestehender Account
Schon ein Account bei Google/GoogleMail? Keine Anmeldung erforderlich!
Mit Google-Account einloggen
Noch kein Account? Hier anmelden.