mikrocontroller.net

Forum: FPGA, VHDL & Co. FPGA-Ausgänge hard wired ver-odern ?


Autor: Cheffe (Gast)
Datum:

Bewertung
0 lesenswert
nicht lesenswert
Darf man das ungestraft? Ich brauche (etwas) mehr Treiberleistung an den 
Pins, als ich instellen kann, aussderm möchte ich die Pins nicht an 
ihrer Stromgrenze betreiben. Daher würde ich gerne den Ausgangsstrom 
eines FPGA-Pins auf das Doppelte erhöhen, in dem ich 2-3 Ausgänge 
verbinde und so die Belastung wieder herunterteile. Ist das zulässig, 
wenn ich IO-FFs benutze?

Autor: Falk (Gast)
Datum:

Bewertung
0 lesenswert
nicht lesenswert
Ich denke schon. Die schalten ja alle auf wenige dutzend Picosekunden 
genau gleichzeitig.

MFG
Falk

Antwort schreiben

Die Angabe einer E-Mail-Adresse ist freiwillig. Wenn Sie automatisch per E-Mail über Antworten auf Ihren Beitrag informiert werden möchten, melden Sie sich bitte an.

Wichtige Regeln - erst lesen, dann posten!

  • Groß- und Kleinschreibung verwenden
  • Längeren Sourcecode nicht im Text einfügen, sondern als Dateianhang

Formatierung (mehr Informationen...)

  • [c]C-Code[/c]
  • [avrasm]AVR-Assembler-Code[/avrasm]
  • [vhdl]VHDL-Code[/vhdl]
  • [code]Code in anderen Sprachen, ASCII-Zeichnungen[/code]
  • [math]Formel in LaTeX-Syntax[/math]
  • [[Titel]] - Link zu Artikel
  • Verweis auf anderen Beitrag einfügen: Rechtsklick auf Beitragstitel,
    "Adresse kopieren", und in den Text einfügen




Bild automatisch verkleinern, falls nötig
Bitte das JPG-Format nur für Fotos und Scans verwenden!
Zeichnungen und Screenshots im PNG- oder
GIF-Format hochladen. Siehe Bildformate.
Hinweis: der ursprüngliche Beitrag ist mehr als 6 Monate alt.
Bitte hier nur auf die ursprüngliche Frage antworten,
für neue Fragen einen neuen Beitrag erstellen.

Mit dem Abschicken bestätigst du, die Nutzungsbedingungen anzuerkennen.