Hallo, wann macht es Sinn ein Latch zwischen µC und externen Speicher zu setzen (im Daten- und Addressbus)? Manchmal sieht man sowas, manchmal nicht... Newbie
Bei gemultiplextem Bus ist das Latch schlichtweg unvermeidlich, es sei denn der Speicher hat sowas selber drin (selten). Bei nicht gemultiplextem Bus hingegen eher ungewöhnlich.
bei dem board, bei dem ich es gesehen habe, handelte es sich nicht um einen gemultiplexten Adressbus / Datenbus...
Dann müsstest du mal einen Schaltplan rausrücken. Es ist zwar vorstellbar, dass jemand ohne Not ein Latch statt eines Treibers verwendet hat, gesehen habe ich diese Taktik aber noch nicht.
wozu wird bei kurzen leitungen ein bus-treiber zwischen speicher und µC eingesetzt? was können dafür die gründe sein? bzw. wie errechnet man die last die max. an einem µC dranhängen darf und die max. bei einem Speicher auftreten kann? R=U/I und wird hierzu U und I bei Input High State angenommen? Frank
Bitte melde dich an um einen Beitrag zu schreiben. Anmeldung ist kostenlos und dauert nur eine Minute.
Bestehender Account
Schon ein Account bei Google/GoogleMail? Keine Anmeldung erforderlich!
Mit Google-Account einloggen
Mit Google-Account einloggen
Noch kein Account? Hier anmelden.