Hi, im Datenblatt des atmega162 steht: "clkI/O, Divided System Clock: The divided system clock can be output on the PB0 pin." wenn ich nun vorne einen 16MHz quarz anschließe, kommt dann an PB0 bei gesetzen fuses auch 16MHz raus? Oder wird da noch irgendwas dividiert?
hochschieb... kommt der interne takt ungetielt raus obwohl dort steht divided???? hat das schonmla jemand gemacht? im datenblatt steht sonst nix dazu
Hi, ich denke mal da wird der CPU-Takt rausgeführt. Also wenn du den Prescaler nutzt, um deinen CPU-Takt zu ändern, dann wird sich auch der Takt am Pin ändern. Den Prescaler kann man auch auf 1 stehen lassen, deshalb steht da vermutlich "devided system clock". Halt doch einfach mal nen Multimeter ran und miss es nach. mfg
habe den ic noch nicht. sonst hätte ich dsa auch schon gemacht
Hallo Ulrich, an PB0 wurde bei mit der Quarztakt ausgegeben. Der interne Clockdivider wurde dabei allerdings nicht genutzt. (1:1) Den Takt an PB0 habe ich für einen zweiten AVR bzw. für einen CPLD genutzt. Den Taktausgang habe ich bisher beim ATMega162 und beim ATMega644 benutzt und hatte keine Probleme damit. Gruß Jens
Bitte melde dich an um einen Beitrag zu schreiben. Anmeldung ist kostenlos und dauert nur eine Minute.
Bestehender Account
Schon ein Account bei Google/GoogleMail? Keine Anmeldung erforderlich!
Mit Google-Account einloggen
Mit Google-Account einloggen
Noch kein Account? Hier anmelden.