Hallo, möchte über SPI Daten an einen FPGA senden. Habe schon auf den ersten Blick einen brauchbaren Artikel im Netzt gefunden: Link: http://www.fpga4fun.com/SPI2.html Doch der Code ist leider nicht in VHDL… hat jemand schon so was ähnliches in VHDL gemacht??? In einem anderen Thread habe ich gelesen das der Takt bei dem EP9302 auf 14 Mhz begrenzt ist. Wo kann man das den genau nachlesen, bin aus den Datenblättern nicht wirklich schlau geworden … Danke im Voraus…
Laut EP9301 und EP9307 Manual ist der Takt sogar auf 7.4MHz / (2, 4, 6, 8, ...) beschränkt, siehe 23.5.3 "Serial Bit Rate Generation" (19.5.3 im EP9301 Manual). Gruß, Dominic
Wenn ich also richtig gelesen habe, dann ereiche ich mit dem SPI eine maximale Übertragungsrate von 3,7 MBit/s… Fsspclock = Fsspclk / ( cpsdvr * (1+scr) ) Fsspclk = 7,4 Mhz Cpsdvr = 2…254 Scr = 0…255 3,7 Mhz (SPI clock out) = 7,4 Mhz / ( 2 * (1+0)) Oder verstehe ich die Formel jetzt falsch??
Bitte melde dich an um einen Beitrag zu schreiben. Anmeldung ist kostenlos und dauert nur eine Minute.
Bestehender Account
Schon ein Account bei Google/GoogleMail? Keine Anmeldung erforderlich!
Mit Google-Account einloggen
Mit Google-Account einloggen
Noch kein Account? Hier anmelden.