mikrocontroller.net

Forum: FPGA, VHDL & Co. Xilinx Demo Board


Autor: Dom (Gast)
Datum:

Bewertung
0 lesenswert
nicht lesenswert
Wegen den unangeschlossenen Pins war mir klar warum ich es machen muss, 
aber ich wusste nicht wo ich das einstellen kann.
Kenne bis jetzt nur den Cyclone II und bei diesem machen ich dass durch 
einen einzigen Befehl im qsf file. Nun dachte ich mir, dass es für das 
ucf file auch einen ähnlichen Befehl geben muss.

Könnte mir noch jemand sagen welcher Pin für den Eingangstakt der 
richtige ist für das Demo Board ML507.

Vielen Dank

Autor: bitte löschen (Gast)
Datum:

Bewertung
0 lesenswert
nicht lesenswert
Hallo Moderator, Thread bitte löschen.
Richtig im Beitrag "Re: Xilinx tristate output"

Antwort schreiben

Die Angabe einer E-Mail-Adresse ist freiwillig. Wenn Sie automatisch per E-Mail über Antworten auf Ihren Beitrag informiert werden möchten, melden Sie sich bitte an.

Wichtige Regeln - erst lesen, dann posten!

  • Groß- und Kleinschreibung verwenden
  • Längeren Sourcecode nicht im Text einfügen, sondern als Dateianhang

Formatierung (mehr Informationen...)

  • [c]C-Code[/c]
  • [avrasm]AVR-Assembler-Code[/avrasm]
  • [vhdl]VHDL-Code[/vhdl]
  • [code]Code in anderen Sprachen, ASCII-Zeichnungen[/code]
  • [math]Formel in LaTeX-Syntax[/math]
  • [[Titel]] - Link zu Artikel
  • Verweis auf anderen Beitrag einfügen: Rechtsklick auf Beitragstitel,
    "Adresse kopieren", und in den Text einfügen




Bild automatisch verkleinern, falls nötig
Bitte das JPG-Format nur für Fotos und Scans verwenden!
Zeichnungen und Screenshots im PNG- oder
GIF-Format hochladen. Siehe Bildformate.
Hinweis: der ursprüngliche Beitrag ist mehr als 6 Monate alt.
Bitte hier nur auf die ursprüngliche Frage antworten,
für neue Fragen einen neuen Beitrag erstellen.

Mit dem Abschicken bestätigst du, die Nutzungsbedingungen anzuerkennen.