Wenn man mehrere ICs an einem ISP-Bus hat und die /CS-Leitungen für den Reset-Zustand der CPU mit einem Pull-Up versieht: welcher Wert? Ist 47K stark genug?
Dietmar schrieb: > ISP-Bus Kannst du sicherstellen dass die anderen Interfaces die Programmierung des gewünschten Controllers nicht beeinflussen? AVR sagt selbst, dass bei mehreren Controllern an einem ISP nicht der Reset, sondern die Clock spezifisch verteilt werden sollte. Also alle Controller kriegen einen Reset, aber nur der gewünschte Controller bekommt den ISP-Takt.
Sorry, mentaler Aussetzer: Ich meinte SPI-Bus, nicht ISP. Am Bus sind LCD, Dataflash usw. Alle senden zum MISO-Pin. Während die MCU im Reset ist, sind die CS-(Chip Select-)Leitungen in einem undef. Zustand, deshalb Pull-Ups. Nur wie stark müssen diese sein, damit es wirklich keinen Konflikt auf der MISO-Leitung gibt?
>Nur wie stark müssen diese sein, damit es wirklich >keinen Konflikt auf der MISO-Leitung gibt? 47k reichen oft aus. Kann auch mehr sein. Ist halt die Frage wie störsicher das ganze werden soll. In dreckiger Umgebung kann auch schon mal 4k7 nötig sein. Probier halt 47k.
47k ist okay. Niedriger verursacht höheren Stromfluß im selektierten Zustand (wichtig bei Batteriebetrieb), mehr ist, wie schon gesagt, nicht besonders störfest.
Bitte melde dich an um einen Beitrag zu schreiben. Anmeldung ist kostenlos und dauert nur eine Minute.
Bestehender Account
Schon ein Account bei Google/GoogleMail? Keine Anmeldung erforderlich!
Mit Google-Account einloggen
Mit Google-Account einloggen
Noch kein Account? Hier anmelden.