Hi, während ich mich für CPLD/FPGA so einlese, stelle ich mir die Frage, ob die AVRs auch einen Boundary Scan mit sich machen lassen, da ja zumindest die ATMega ein JTAG Interface mitbringen. Allerdings habe ich keine AppNote oder sontiges dazu gefunden. Viele Grüße Olaf
inzwischen etwas klüger - JTAG macht der ATMega16 und höher mit - lassen sich mit dem auch Boundary Scan durchführen? oder nur für das debuggen kastriert? Irgendeine AppNotes? Viele Grüße Olaf
zB. http://www.jtag.com/main.php http://www.corelis.com/products/Boundary-Scan_Tutorial.htm das, was die Xilinx Dinger zB auch können. Viele Grüße Olaf
Jeder Chip mit JTAG kann Boundary Scan machen, das ist im JTAG-Dokument so vorgeschrieben. Gruß Feadi
vielen Dank für die Antwort! Aber nicht das Atmel auf die Idee gekommen ist, nur ein Subset von JTAG zu implementieren und dies in einem kleinen, unscheinbaren Nebensatz schreibt - ich vermisse die typischen Dokus auf den Atmel Seiten dazu. Viele Grüße Olaf
Hallo Die Funktion währe interessant, aber welche Ausstattung bräuchte man dazu. Ich glaube kaum das man sie sich leisten kann. Gruß
aus den Xilinx Unterlagen geht hervor, dass dies über das JTAG Programmierkabel geht, mit das Ding auch programmiert wird. Also nix extra Gerät :-) Das macht es ja so interessant auch für den AVR imo. Als Software wird das impacht genommen, dass eh für die Programmierung benötigt wird (im Webpack enthalten). Viele Grüße Olaf
Bitte melde dich an um einen Beitrag zu schreiben. Anmeldung ist kostenlos und dauert nur eine Minute.
Bestehender Account
Schon ein Account bei Google/GoogleMail? Keine Anmeldung erforderlich!
Mit Google-Account einloggen
Mit Google-Account einloggen
Noch kein Account? Hier anmelden.