Kurze Frage: Hat der HW I2C eines Mega48 irgend eine Möglichkeit einen auf ein SCL wartenden Slave (weil der Master während einer Übertrgung resettet wurde) in einer Multimaster Umgebung wieder lauffähig zu bekommen? Reset bzw. Rebot vom Slave mal aussen vor gelassen.
Peter F. schrieb: > Kurze Frage: Hat der HW I2C eines Mega48 irgend eine Möglichkeit > einen > auf ein SCL wartenden Slave (weil der Master während einer Übertrgung > resettet wurde) in einer Multimaster Umgebung wieder lauffähig zu > bekommen? Reset bzw. Rebot vom Slave mal aussen vor gelassen. Das TWI-modul an sich nicht, aber du kannst ja in Software eine "unblock" Routine baune die das Twi abschaltet und dann solange scl taktet bis der slave sda freigibt und dann ein "Stop" generiert. Dann sollte es eigtl. wieder gehen. In dieser Hinsicht ist I2C eben nicht Narrensicher. Deswegen gibt es im PC auch dem SMBus der effektiv ein I2C mit Timeout ist.
Bitte melde dich an um einen Beitrag zu schreiben. Anmeldung ist kostenlos und dauert nur eine Minute.
Bestehender Account
Schon ein Account bei Google/GoogleMail? Keine Anmeldung erforderlich!
Mit Google-Account einloggen
Mit Google-Account einloggen
Noch kein Account? Hier anmelden.