Hallo Zusammen, ähnlich Silke in Beitrag "Ethernet Packetverlust mit Switch KSZ8895 MQ" habe ich auch massiven Paketverlust an einem Micrel Switch, allerdings am KSZ8863RLL. Mein Design lehnt sich an das KSZ8863RLL Demo Board an. Das Konzept war, den KSZ8863RLL vom STM32F4 aus MCO2 mit 50MHz zu takten. Nachdem in dieser Konfig eine Menge Paketfehler (um die 50%) vorliegen, haben wir auch das Taktsystem und die I2S-PLL des F4 im Verdacht gehabt. Der Datenverlust tritt sowohl bei durchgeleiteten Daten (PHY1-PHY2), als auch zwischen MAC und PHY (PHY3-PHY1) auf. Um den Fehler besser zu umzingeln habe ich nun einen 50MHz Oszillator an PA1/PA8/ETH_RMII_REF_CLK angeschlossen. Die Fehlerquote ist nicht erkennbar anders geworden. Der Vollständigkeit halber: Am F4 sind MCO1/MCO2/PA1 derzeit verbunden, jedoch auf Eingang geschaltet. Der MAC bekommt seinen 50MHz Takt über PA1/ETH_RMII_REF_CLK. In diesem, aktuellen Aufbau, habe ich nochmal Analogmessungen gemacht. - Die 1,8V, 3,3V Versorgungsspannungen sind IMO ok -> -20mV/10ns Nadeln. - der 50MHZ Takt ist sauber Hat jemand eine Idee, bzw. Erfahrungen mit dem Chip? Danke Euch, Marcus
Bitte melde dich an um einen Beitrag zu schreiben. Anmeldung ist kostenlos und dauert nur eine Minute.
Bestehender Account
Schon ein Account bei Google/GoogleMail? Keine Anmeldung erforderlich!
Mit Google-Account einloggen
Mit Google-Account einloggen
Noch kein Account? Hier anmelden.