Die meisten schematischen Darstellungen zum Latchup-Effekt in einem CMOS-Transistorenpaar berüchsichtigen nicht den Darin des PMOS und des NMOS. Warum sind die Boiploartransistoren an diesen Stellen unwichtig? Vielleicht da diese über Vout ohnehin die selbe Spannung anliegen haben? http://www.ece.drexel.edu/courses/ECE-E431/latch-up/image6.gif
uwe22 schrieb: > Die meisten schematischen Darstellungen zum Latchup-Effekt in einem > CMOS-Transistorenpaar berüchsichtigen nicht den Darin des PMOS und des > NMOS. Was ist ein Darin? Die parasitären Bipolartransistoren finde ich jedenfalls in jeder Erklärung des Latchups-Effekts.
:
Bearbeitet durch User
Der Drain bildet doch ähnlich der Source jeweils einen Bipolartransistor, i. d. R. werden aber nur die parasitären Sourcetransistoren betrachtet. Warum muss man die parasitären Draintransistoren nicht berücksichtigen?
Bitte melde dich an um einen Beitrag zu schreiben. Anmeldung ist kostenlos und dauert nur eine Minute.
Bestehender Account
Schon ein Account bei Google/GoogleMail? Keine Anmeldung erforderlich!
Mit Google-Account einloggen
Mit Google-Account einloggen
Noch kein Account? Hier anmelden.