Forum: Analoge Elektronik und Schaltungstechnik ECL-Schaltung


von Mike (Gast)


Angehängte Dateien:

Lesenswert?

Hallo,

kennt sich hier jemand mit ECL-Schaltungen aus. Habe mir schon einige 
Sachen dazu durchgelesen, aber immer noch Verständnisprobleme.

Meine Annahme:
Wenn A und B auf Low liegen, sperren T1 und T2, so dass nur T3 leitet.
Wenn A und B auf High liegen, leiten T1 und T2, so dass nur T3 sperrt.

Was kommt aber an den Ausgängen Q1 und Q2 raus?

Und was passiert wenn T1 auf Low liegt, aber T2 auf High. Wie ist dann 
T3 beschaltet?

Vielen Dank im Voraus.

von Bürovorsteher (Gast)


Lesenswert?

Gehe mal davon aus, dass die Werte für L und H nichts mit denen der TTL- 
oder CMOS-Technik zu tun haben.

Typischer Wert für H: +Ub - 0,8 V
Typischer Wert für L: +Ub - 1,6 V

Das ganze ist ein Differenzverstärker im weitesten Sinne. erkennbar an 
Re.
Also: erstmal die Wirkungsweise eines Differenzverstärker 
verinnerlichen.

von Nemesis (Gast)


Lesenswert?

Hast du den Artikel schon gelesen?
https://de.wikipedia.org/wiki/Emittergekoppelte_Logik

von Mike (Gast)


Lesenswert?

Wie ein Differenzverstärker funktioniert ist mir bewusst,aber die 
Überleitung auf meine ECL Schaltung gelingt mir nicht.

In meinem FAll wenn T1 und T2 auf Low liegen, bedeutet es doch, dass ger 
gesamte Strom über T3 abfließt?

von Helmut S. (helmuts)


Lesenswert?

Was du in ECL.jpg gezeichnet hast ist überhaupt kein ECL.
ECL hat grundsätzlich Emitterfolger am Ausgang.

von Marian (phiarc) Benutzerseite


Lesenswert?

Bei ECL liegt außerdem ein Eingang des Differenzverstärkers auf dem 
Referenzpotential (-1.3 V)...

von Mike (Gast)


Angehängte Dateien:

Lesenswert?

Okey, wie sieht es dann hiermit aus?

von Mike (Gast)


Angehängte Dateien:

Lesenswert?

bzw so

von Achim S. (Gast)


Lesenswert?

das ist alles jeweils die "erste Hälfte" eines ECL-Gatters. Die zweite 
Hälfte fehlt noch, bei Wiki kannst du sie dir anschaun:
https://de.wikipedia.org/wiki/Emittergekoppelte_Logik

Mike schrieb:
> Was kommt aber an den Ausgängen Q1 und Q2 raus?

Na was wohl:
wenn T1 oder T2 leiten (oder beide), dann ist Q1 auf low und Q2 auf high 
(noch nicht im Sinne eines ECL-Pegels: dazu fehlt noch die zweite Hälfte 
des Gatters). Wenn sowohl T1 als auch T2 sperren, dann ist Q1 auf high 
und Q2 auf low.

von Helmut S. (helmuts)


Lesenswert?

Mach doch endlich die Emitterfolger-Transistoren an diese zwei 
Kollektorwiderstände damit es ECL wird.

Seite 53 und weiter
http://sus.ziti.uni-heidelberg.de/Lehre/DSTVorlesung03/DST_LogikFamilien.pdf


Alternativ bei www.onsemi.com mal ein paar Datenblätter anschauen.
Das ist der bekannteste Hersteller von Bauteilen in ECL-Technik.

: Bearbeitet durch User
von Mike (Gast)


Lesenswert?

Vielleicht sollte ich erwähnen, dass es in meinem Skript drin steht, als 
Grundlage eines ECL-Gatters.
Aber habe verstanden was ihr mit Emitterfolger meint.
Nur in meinem Skript steht, dass wenn T1 und T2 aus sind Q1 High ist und 
Q2 Low. Hier habe ich gedacht, dass es genau umgekehrt ist, deswegen 
wollte ich von euch wissen was richtig wäre.

Bitte melde dich an um einen Beitrag zu schreiben. Anmeldung ist kostenlos und dauert nur eine Minute.
Bestehender Account
Schon ein Account bei Google/GoogleMail? Keine Anmeldung erforderlich!
Mit Google-Account einloggen
Noch kein Account? Hier anmelden.