Beim VGA-Anschluss liegen die analogen Signalpegel für rot/grün/blau zwischen null und 0.7 Volt. Bei Ansteuerung mit CMOS-Ausgängen von 3.3 Volt wird dies erreicht durch Längs-Widerstände von mindestens 270 Ohm in den Signal- leitungen, welche zusammen mit den im Monitor befindlichen Terminierungswiderständen von 75 Ohm einen Spannungsteiler ergeben. So wird es in den User-Manuals diverser Evalboards mit VGA-Anschluss beschrieben, und das leuchtet mir ein. Wie sieht es aber bei den Synchronisierungssignalen HS und VS aus? Wie hoch liegen da die Signalpegel, wie ist die Terminierung? Dazu habe ich keine harten Informationen gefunden. Bei den mir bekannten Evalboards mit VGA-Anschluss befinden sich dort Längs-Widerstände von 82.5 Ohm bis 120 Ohm in den Signalleitungen. Wenn man annimmt, dass auch hier im Monitor eine Terminierung mit 75 Ohm vorhanden ist, ergibt sich bei Ansteuerung mit 3.3 Volt ein Signalpegel von etwa 1.4 Volt, was mir für einen Logikpegel zu niedrig erscheint, und vor allem ein Strom von 17 bis 20 mA, was mir für den Ausgang etwa eines FPGA zu hoch erscheint, auch weil die Signale HS und VS die meiste Zeit high sind und nur kurze low-Impulse enthalten. Wer weiss mehr?
Josef G. schrieb: > Wie sieht es aber bei den Synchronisierungssignalen > HS und VS aus? Wie hoch liegen da die Signalpegel, wie ist > die Terminierung? TTL-Pegel, hochohmig. Bei <50kHz sind Leitungsreflexionen noch kein Thema. Du kannst 33..100 Ohm in Reihe mit dem Sender machen, oder es einfach sein lassen.
Bitte melde dich an um einen Beitrag zu schreiben. Anmeldung ist kostenlos und dauert nur eine Minute.
Bestehender Account
Schon ein Account bei Google/GoogleMail? Keine Anmeldung erforderlich!
Mit Google-Account einloggen
Mit Google-Account einloggen
Noch kein Account? Hier anmelden.