Hallo, Ich mach mir gerade einen Schaltplan auf dem ein CPLD (Xilinx) und ein AVR Mega 128 draufkommt. Da ich bisher mit JTAG noch nichts gemacht habe, hätte ich ein paar Fragen dazu: Muss ich von beiden Chips getrennt die JTAG Pins auf Stiftleisten legen, oder kann/darf man die beiden kaskadieren, in etwa so: DO Programmer -> DI AVR, DO AVR->DI CPLD, DO CPLD->DI Programmer ? Ich habe ein "Evertool", welches auch ein JTAG Interface integriert hat. Damit kann ich wohl Flash, EEPROM und Fuses des AVR mit AVR-Studio programmieren (vielleicht könnte das nochmal jemand bestätigen), so dass ich mit die ISP Pins sparen kann ? Weiterhin habe ich das JTAG-Parallel-Interface aus dem Shop hier. Ist selbiges kompatibel zu ISE Webpack, so dass ich damit den CPLD programmieren kann ? Gibt es eine Software mit der man mit diesem Interface den AVR programmieren kann (AVRDude?) Und gibt es auch ein Tool mit dem man "Kompilate" aus ISE Webpack mit dem Evertool-JTAG Interface in die CPLDs schreiben kann ? Fragen über Fragen, aber ich blick da gerade einfach (noch) nicht durch mit JTAG... Gruß Stefan
Zu Kompatibilitäten irgendwelcher JTAG-Programmer kann ich nichts sagen, aber man sollte laut JTAG-Standard die Devices in eine Daisy-Chain schalten können. Infos dazu kann man auch im Datenblatt nachlesen. Altera-JTAG-Programmer unterstützen AVR leider nicht...
Bitte melde dich an um einen Beitrag zu schreiben. Anmeldung ist kostenlos und dauert nur eine Minute.
Bestehender Account
Schon ein Account bei Google/GoogleMail? Keine Anmeldung erforderlich!
Mit Google-Account einloggen
Mit Google-Account einloggen
Noch kein Account? Hier anmelden.