Forum: Platinen KiCad Pad keepout (und Via vs PTH,Pad)


von dings (Gast)


Angehängte Dateien:

Lesenswert?

Hallo,

warum muss ich bei KiCad den Mindestabstand zwischen Pads 2 mal 
einhalten. Habe so weit ich das als Anfänger überblicke nirgends weniger 
als 0,2mm Mindestabstand angegeben. Sobald sich die Umrandungen der Pads 
zu weit überlappen bekomme ich ein DRC-Fehler.
Auch scheint sich die Umrandung nicht zu verändern wenn ich die Rules 
ändere. Wo stelle ich das ein? Die Umrandung um das Pad ist jedenfalls 
in 0,2mm Abstand aber als Mindestfreiraum zwischen Leiterbahnen habe ich 
0,127 eingestellt.

Und da ich schon dabei bin zu Fragen:
Wie wird bei KiCad zwischen Via und Pad-PTH unterschieden? Da geben 
Hersteller ja oft unterschiedliche Mindestmaße an. Z.B. kann mein 
Hersteller Vias viel feiner gestalten als PTHs.
Vias kann ich nur im PCB-Editor nutzen und PTH-Pads nur im 
Footprint-Editor? Was ist überhaupt der Unterschied?

Viel Dank schon mal.

: Verschoben durch Moderator
von Jobst M. (jobstens-de)


Lesenswert?

Blende mal alle Layer ein, dann siehst Du es!

Gruß
Jobst

von dings (Gast)


Angehängte Dateien:

Lesenswert?

Danke wie duhm von mir. Courtyard überlappte.
Also das wäre geklärt.
Ich frag mich jedoch noch weshalb z.B. JLCPCB zwischen Via, PTH und Pad 
unterscheidet (siehe Anhang oder Link: 
https://jlcpcb.com/capabilities/pcb-capabilities)? Wie können die das 
aus den Gerberfiles unterscheiden?
Was ist der Unterschied wenn ich in KiCad ein Via und ein Pad mit Loch 
pflanze?

von Max (Gast)


Lesenswert?

Bohrungsdurchmesser.
Größeres Loch = höhere Unsicherheit = größer ring.

von Georg (Gast)


Lesenswert?

dings schrieb:
> Wie können die das
> aus den Gerberfiles unterscheiden?

Garnicht. Das kann nur ein erfahrener Mensch und das nicht mit 
Sicherheit.

Z.B. ist ein Pad mit 0,3 mm Bohrung vermutlich nicht zur THT-Bestückung 
gedacht. Aber sicher ist das auch nicht.

Georg

von Bauform B. (bauformb)


Lesenswert?

dings schrieb:
> Ich frag mich jedoch noch weshalb z.B. JLCPCB zwischen Via, PTH und Pad
> unterscheidet

JLCPCB ist unschuldig, das ist von der Natur so eingerichtet. Für 
Bauteile sollte der Durchmesser der fertigen Bohrung genau stimmen, bei 
Vias ist es egal, wie groß das Loch ist, da ist der Außendurchmesser 
entscheidend. Praktisch kann man die Grenze meistens am Durchmesser fest 
machen. Vias sollen immer ganz klein sein, aber Bauteile mit 0.3mm 
Pindurchmesser sind doch sehr selten. Dieser Hersteller sagt das ganz 
deutlich:

https://www.multi-circuit-boards.eu/leiterplatten-design-hilfe/bohren-durchkontaktierung.html#c1058

Bitte melde dich an um einen Beitrag zu schreiben. Anmeldung ist kostenlos und dauert nur eine Minute.
Bestehender Account
Schon ein Account bei Google/GoogleMail? Keine Anmeldung erforderlich!
Mit Google-Account einloggen
Noch kein Account? Hier anmelden.