Ich entwickle gerade ein Modul mit Efinix FPGA, da habe ich versucht das einfachste design zu kompilieren. In dem design setze ich eine LED ausgang auf festen wert. Das sollte ja immer gehen oder nicht? Tjah mit Efinix anscheinend nicht: Efinity sagt das mein design zwar LEGAL ist aber das der router würde "craschen"!!! Das ist gute warnung, ja hast gemacht was man machen darf, aber trotzdem kommt crash!
Bin mir nicht sicher was du meinst - ich persönlich habe ziemlich gute Erfahrungen mit dem Efinity/Efinix Ökosystem gemacht. Ich habe vor kurzem ein ganzes Projekt von einem Xilinx 7er auf einen Trion umgezogen. Über den Interface-Designer kann man sich streiten ob das so cool ist, Pin-Assignments in einer GUI zu machen. Ansonsten läuft das Tool aber rund, der ILA funktioniert super und vor allen Dingen läuft die Synthese bedeutend schneller durch als bei Xilinx...
Markus W. schrieb: > Bin mir nicht sicher was du meinst - ich persönlich habe ziemlich gute > Erfahrungen mit dem Efinity/Efinix Ökosystem gemacht. Ich habe vor > kurzem ein ganzes Projekt von einem Xilinx 7er auf einen Trion > umgezogen. ja, wenn man ETWAS in design drin hat, dann geht es auch. Trotzdem interessant das der tool zu allereinfachsten design sagte, jetzt kommt crash :)
ahhh also du hast kein Top-Modul definiert (also komplett kein HDL file im Projekt)? Ja gut, das habe ich nie ausprobiert..
Markus W. schrieb: > ahhh also du hast kein Top-Modul definiert (also komplett kein HDL file > im Projekt)? Ja gut, das habe ich nie ausprobiert.. doch, ich hatte ein toplevel file mit einen ausgang der auf konstante gesetzt war und das geht dann nicht.
Die haben ein eigenes Forum. Frag doch besser dort mal nach statt hier. Eigentlich waren die alle ganz hilfsbereit.
Bitte melde dich an um einen Beitrag zu schreiben. Anmeldung ist kostenlos und dauert nur eine Minute.
Bestehender Account
Schon ein Account bei Google/GoogleMail? Keine Anmeldung erforderlich!
Mit Google-Account einloggen
Mit Google-Account einloggen
Noch kein Account? Hier anmelden.