Forum: FPGA, VHDL & Co. Cyclone 3: input pins


von student (Gast)


Lesenswert?

Hi Leute,

ich habe nen PIC32 uC I/O Pin mit einem Cyclone3 I/O Pin verbunden. Der 
FPGA Pin dient dabei als Input.

Nun habe ich folgendes Problem: wenn der uC-Pin auf low gezogen wird, 
verändert sich der Pegel der Leitung nicht, sondern verbleibt high.

Ich dachte der FPGA-Input Pin ist standardmäßig hochohmig und müsste 
normalerweise den Pegel des uC annehmen. Kann ich das irgendwo in 
Quartus einstellen?
Vielleicht noch das: im debug mode des uC fuuktioniert es, im 
Programmiermodus nicht

Hat jemand ne Idee? Thx

von Rasfunk (Gast)


Lesenswert?

Falls der FPGA-Pin als Input dient, über Assignments->Pins den 
IO-Standard richtig einstellen. Ansonsten über 
Assignments->Device->Device and Pins Options->Unused Pins den Standard 
für unbenutzte Pins einstellen.

Woran merkst Du, dass die Leitung nicht low ist? Gemessen oder 
ausgelesen am FPGA? Woher weisst Du, dass der uC den Pin runter zieht? 
Gemessen oder nur das entsprechende uC-Register gesetzt?

Der Hinweis mit dem Debug-Mode weist darauf hin, dass das Problem eher 
beim uC liegt.

Bitte melde dich an um einen Beitrag zu schreiben. Anmeldung ist kostenlos und dauert nur eine Minute.
Bestehender Account
Schon ein Account bei Google/GoogleMail? Keine Anmeldung erforderlich!
Mit Google-Account einloggen
Noch kein Account? Hier anmelden.