Wenn man den ADC1 mit Hilfe eines Timers trigger möchte, passiert das nach den Beispielen der STM32 Standardbibliothek mit einem im PWM-Mode-1 konfigurierten Timer. wobei der Triggerzeitpunkt durch die CCR-Events bestimmt wird. Das ARR-Register bestimmt die Periode. Der Capture-Compare-Wert die Einschaltzeit (duty cycle). Wann tritt jetzt das CCR-Event auf? Bei jeder Flanke des PWM-Signals oder nur wenn der Counterwert mit dem Capture-Compare-Wert übereinstimmt (Ende der Einschaltzeit)? Mit Hilfe des Timers möchte ich so die Abtastperiode für meine analogen Signale festlegen.
Bitte melde dich an um einen Beitrag zu schreiben. Anmeldung ist kostenlos und dauert nur eine Minute.
Bestehender Account
Schon ein Account bei Google/GoogleMail? Keine Anmeldung erforderlich!
Mit Google-Account einloggen
Mit Google-Account einloggen
Noch kein Account? Hier anmelden.