Hallo Mir stellt sich folgende Frage: Wenn ich auf einem 16-bit Timer einen 9bit Fast PWM konfiguriere müsste doch immer bei einem Zählerstand von 0x01FF (511) ein Overflow ausgelöst werden, da der Counter resetet wird? Die von mir berechneten Overflow Zeiten waren aber nicht korrekt. Eventuell liegt der Fehler woanders. Kann mir jemand bestätigen das bereits bei 512 ein Overflow stattfindet? Ich benutze einen AVR Atmega64. Beste Grüsse
@ Marcel H. (Gast) >doch immer bei einem Zählerstand von 0x01FF (511) ein Overflow ausgelöst >werden, da der Counter resetet wird? Ja. >Eventuell liegt der Fehler woanders. Wahrscheinlich. MFG Falk
Moin, sag mal in welcher Größenordnung der "Fehler" liegt. Und wenn du mehr Hilfe brauchst sind ein paar mehr Informationen (z.B. der Code) nötig :) Gruß
Bitte melde dich an um einen Beitrag zu schreiben. Anmeldung ist kostenlos und dauert nur eine Minute.
Bestehender Account
Schon ein Account bei Google/GoogleMail? Keine Anmeldung erforderlich!
Mit Google-Account einloggen
Mit Google-Account einloggen
Noch kein Account? Hier anmelden.