Forum: FPGA, VHDL & Co. Was macht der DIP-Eingang beim Block RAM?


von Michael (Gast)


Lesenswert?

Hallo

Wozu ist der DIP-Eingang beim Block-Ram. Ich habe versucht diesen
Eingang mit der Masse zu verbinden. Dies hat nicht funktioniert.
Anschließend habe ich den Pegel konstant auf High gesetzt. Der Compiler
zeigt dann immer folgende Fehlermeldung an:

"type std_logic does not match with a string literal"

Was kann man dagegen machen?

Grüsse

Michael

von Matthias (Gast)


Lesenswert?

das ist der Parity Dateneingang. Den kannst du verwenden um eine Parität
zu deinen Daten mit zu speichern. Oder aber auch einfach um 2 oder 4
zusätzliche Bits zu speichern.
Da es eben 2 oder 4 bits sind, klappt das mit der Zuweisung von '0'
oder '1' natürlich nicht, da brauchst du schon "00" bzw. "0000"
;)
Oder auch einfach (others => '0') , das klappt auf jeden Fall.

von Michael (Gast)


Lesenswert?

Ich habe ja die Busmasse angelegt. (also "00") Bei den Din-Eingang
würde es gehen. (Nur der Dip macht ärger)

Grüsse

Michael

Bitte melde dich an um einen Beitrag zu schreiben. Anmeldung ist kostenlos und dauert nur eine Minute.
Bestehender Account
Schon ein Account bei Google/GoogleMail? Keine Anmeldung erforderlich!
Mit Google-Account einloggen
Noch kein Account? Hier anmelden.