Hallo, mir ist etwas bei der Kommunikation über SPI mit dem ENC28J60 aufgefallen. Und zwar ist es mir beim Auslesen des REVID-Registers aufgefallen, allerdings scheint das auch auf jedes andere Register zuzutreffen, welches zur ETH-Einheit gehört. Das REVID-Register gehört ja wie gesagt zur ETH-Einheit, d. h. zuerst muß ein Befehl (3 Takte) sowie die Adresse (5 Takte) via SPI gesendet werden. Weitere 8 Takte liefern dann den Inhalt des REVID-Registers. Wenn man nun nochmal 8 Takte auf den SPI-Bus legt, schiebt der ENC ein weiteres Mal den Inhalt des REVID-Registers raus. Hat das auch mal jemand beobachtet? Ich konnte im Datenblatt nichts finden, dass dies belegt. Es ist aber sehr von Vorteil, denn somit könnte man jeden "Read Control Register"-Befehl mit 24 Takte ausführen und müßte nicht unterscheiden, ob das zu lesende Register zur ETH-EInheit gehört, welche ja lt. Datenblatt 16 Takte braucht, oder zur MAC-Einheit, welche 24 Takte benötigt. Ich hoffe, es ist klar geworden, was ich meine :) Gruß Thorsten
Bitte melde dich an um einen Beitrag zu schreiben. Anmeldung ist kostenlos und dauert nur eine Minute.
Bestehender Account
Schon ein Account bei Google/GoogleMail? Keine Anmeldung erforderlich!
Mit Google-Account einloggen
Mit Google-Account einloggen
Noch kein Account? Hier anmelden.