Forum: FPGA, VHDL & Co. Xilinx KRIA KV260-INA260


von Andre (Gast)


Lesenswert?

Hallo zusammen,

weiß jemand ob der INA260 Chip auf dem Xilinx KRIA KV260 Board, über 
einen IP-Block aus dem Vivado IP-Catalog ( z.B. System Management 
Wizard) ausgelesen (Standalone) werden kann?
Genauer, versuche ich unter anderem die Power-Consumption zyklisch 
auszulesen. Mit dem Linux-OS lässt sich dies mit dem XMUTIL-Package 
auslesen.

Danke

von Duke Scarring (Gast)


Lesenswert?

Der INA260 hat eine I2C (bzw. SMBUS)-Schnittstelle. Schau im 
Schaltplan/Referenzmanual/whatever mal nach, wo der I2C-Master sitzt.
Ich hätte wahrscheinlich die passenden MIO-Pins vom verbauten Zynq dafür 
verwendet...

Duke

von Andre (Gast)



Lesenswert?

Hi Duke,
Danke für die Antwort:

Im ug1091-carrier-card-design.pdf auf Seite 31 steht Folgendes:
• I2C: The I2C signals I2C_SCK and I2C_SDA connect to an I2C master on 
MIO bank 500 of the SOM Zynq UltraScale+ MPSoC. The I2C I/O standard is 
1.8V

Als Preset im Vivado Block-Design, ist im PS der IIC aktiviert und mit 
MIO24 und MIO25 verbunden.

Im Schaltplan(038-05058-01-X-MLCC_REVB03_SKIT.pdf) zeigt der INA260 auf 
I2C_SCK_LS und I2C_SDA_LS.

Wie ist die Verbindung zwischen I2C_SDA_LS des INA260 und dem MIO25 zu 
verstehen?

von Samuel C. (neoexacun)


Lesenswert?

Der INA260 hängt am beschriebenen PS-I2C (MIO24/25). Dazwischen ist noch 
ein Levelshifter der zwischen I2C_SDA/CLK und I2C_SDA/CLK_LS übersetzt.

von Andre (Gast)


Lesenswert?


Bitte melde dich an um einen Beitrag zu schreiben. Anmeldung ist kostenlos und dauert nur eine Minute.
Bestehender Account
Schon ein Account bei Google/GoogleMail? Keine Anmeldung erforderlich!
Mit Google-Account einloggen
Noch kein Account? Hier anmelden.